首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1055087
 
资料名称:CH7017
 
文件大小: 925.65K
   
说明
 
介绍:
LVDS Transmitter with up-scaler / TV Encoder with Marcovision
 
 


: 点此下载
  浏览型号CH7017的Datasheet PDF文件第1页
1
浏览型号CH7017的Datasheet PDF文件第2页
2

3
浏览型号CH7017的Datasheet PDF文件第4页
4
浏览型号CH7017的Datasheet PDF文件第5页
5
浏览型号CH7017的Datasheet PDF文件第6页
6
浏览型号CH7017的Datasheet PDF文件第7页
7
浏览型号CH7017的Datasheet PDF文件第8页
8
浏览型号CH7017的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CHRONTEL
ch7017/ch7018
201-0000-043
rev. 2.0, 4/17/2006 3
2.2
管脚 描述
表格 1: 管脚 描述
管脚 # # 的 管脚 类型 标识 描述
66, 101 2 在/输出 h1, h2
horizontal 同步 输入 / 输出
当 这 syo 控制 位 是 低, these 管脚 接受 一个 horizontal 同步 输入
为 使用 和 这 输入 数据. 这 放大litude 将 范围 从 0 至 vddv.
vref1 是 这 门槛 水平的 为 这些 inputs. 这些 管脚 必须 是 使用 作
输入 在 rgb 绕过 模式.
当 这 syo 控制 位 是 高, the tv encoder 将 输出 一个 64-pixels
宽 horizontal 同步 脉冲波 从 一个 的这些 管脚. 这 输出 是 驱动
从 这 dvdd 供应, 和 它 是 有效的仅有的 当 tv-输出 是 在 运作.
65, 102 2 在/输出 v1, v2
vertical 同步 输入 / 输出
当 这 syo 控制 位 是 低, 这些管脚 接受 一个 vertical 同步 输入 为
使用 和 这 输入 数据. 这 振幅 将 范围 从 0 至 vddv.
vref1 是 这 门槛 水平的 为 这些 inputs. 这些 管脚 必须 是 使用 作
输入 在 rgb 绕过 模式.
当 这 syo 控制 位 是 高, 这tv encoder 将 输出 一个 1-线条 宽
vertical 同步 脉冲波 从 一个 的 这些 pins. 这 输出 是 驱动 从 这
dvdd 供应, 和 它 是 有效的 仅有的当 tv-输出 是 在 运作.
63, 104 2
de1, de2
数据 使能
这些 管脚 接受 一个 数据 使能 信号 那 是 高 当 起作用的 video 数据 是
输入 至 这 设备, 和 仍然是 低 在 所有 其它 时间. 这 振幅
将 范围 从 0 至 vddv. vref1 是 这 门槛 水平的 为 这些 输入.
这 tv-输出 函数 使用 h 和 v sync 信号 和 值 在 这 sav
寄存器 作 涉及 至 起作用的 video.
62, 105 2 输出 fld/stl1,
fld/stl2
tv 地方 / flat 嵌板 stall 信号
这些 输出 能 是 编写程序 至 是 也 一个 tv 地方 输出 从 这
tv encoder, 或者 一个 stall 输出 从 这 flat 嵌板 向上-scaler. 这些 输出
是 触发-陈述 在之上 电源 向上.
107 1 在/输出 spd
串行 端口 数据 输入 / 输出
这个 管脚 功能 作 这 bi-directional数据 管脚 的 这 串行 端口. 它 能
运作 和 输入 水平 从 vddv至 dvdd. 输出 是 驱动 从 0
至 vref2.
108 1 在 spc
串行 端口 时钟 输入
这个 管脚 功能 作 这 时钟 输入 的这 串行 端口. 它 能 运作 和
输入 水平 从 vddv 至 dvdd.
106 1 在 作
地址 选择
(内部的 拉-向上)
这个 管脚 确定 这 设备地址 的 这 串行 端口.
112 1 在/输出 sdd
低-电压 ddc 串行 数据
低-电压 串行 数据 为 ddc. 它使用 vref2 / 2 作 这 门槛
电压. vref2 分隔 用 2 function 是 发生 在-碎片.
113 1 在/输出 sdc
低-电压 ddc 串行 时钟
低-电压 串行 时钟 为 ddc. 它使用 vref2 / 2 作 这 门槛
电压. vref2 分隔 用 2 function 是 发生 在-碎片.
114, 116 2 在/输出 dd1, dd2
ddc 串行 数据
串行 数据 为 ddc. (0v 至 5v)
111 1 在 vref2
涉及 电压 2
使用 至 发生 这 输出放 供应 水平的 为 这 spd 端口. 这个 管脚 应当
是 系 externally 至 这 最大 电压 seen 用 这 端口. (1.5v 至 3.3v).
115, 117 2 在/输出 dc1, dc2
ddc 串行 时钟
时钟 为 ddc. (0v 至 5v)
123-126, 56,
57
6 在/输出 gpio[5:0]
一般 目的 输入 / 输出 [5:0]
这些 管脚 提供 一般 目的 i/o 一个nd 是 控制 通过 这 串行 端口.
(3.3v). 看 描述 的 gpio控制 为 i/o 配置.
127 1 输出 enavdd
嵌板 电源 使能
使能 嵌板 vdd. (3.3v)
128 1 输出 enablk
后面的 明亮的 使能
使能 后面的-明亮的 的 lcd 嵌板. (3.3v)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com