飞利浦 半导体 产品 规格
89c51/89c52/89c54/89c58
80c51 8-位 微控制器 家族
4k/8k/16k/32k flash
1999 oct 27
22
交流 电的 特性
T
amb
= 0
°
c 至 +70
°
c 或者 –40
°
c 至 +85
°
c, v
CC
= 5 v
±
10%, v
SS
= 0v
1,
2,
3
能变的 时钟
4
33mhz 时钟
标识 图示 参数 最小值 最大值 最小值 最大值 单位
1/t
CLCL
14 振荡器 频率
速 版本: i;j;u (33 mhz)
3.5 33
3.5 33
MHz
t
LHLL
14 ale 脉冲波 宽度 2t
CLCL
–40 21 ns
t
AVLL
14 地址 有效的 至 ale 低 t
CLCL
–25 5 ns
t
LLAX
14 地址 支撑 之后 ale 低 t
CLCL
–25 5 ns
t
LLIV
14 ale 低 至 有效的 操作指南 在 4t
CLCL
–65 55 ns
t
LLPL
14 ale 低 至 psen低 t
CLCL
–25 5 ns
t
PLPH
14 PSEN脉冲波 宽度 3t
CLCL
–45 45 ns
t
PLIV
14 PSEN低 至 有效的 操作指南 在 3t
CLCL
–60 30 ns
t
PXIX
14 输入 操作指南 支撑 之后 psen 0 0 ns
t
PXIZ
14 输入 操作指南 float 之后 psen t
CLCL
–25 5 ns
t
AVIV
14 地址 至 有效的 操作指南 在 5t
CLCL
–80 70 ns
t
PLAZ
14 PSEN低 至 地址 float 10 10 ns
数据 记忆
t
RLRH
15, 16 RD脉冲波 宽度 6t
CLCL
–100 82 ns
t
WLWH
15, 16 WR脉冲波 宽度 6t
CLCL
–100 82 ns
t
RLDV
15, 16 RD低 至 有效的 数据 在 5t
CLCL
–90 60 ns
t
RHDX
15, 16 数据 支撑 之后 rd 0 0 ns
t
RHDZ
15, 16 数据 float 之后 rd 2t
CLCL
–28 32 ns
t
LLDV
15, 16 ale 低 至 有效的 数据 在 8t
CLCL
–150 90 ns
t
AVDV
15, 16 地址 至 有效的 数据 在 9t
CLCL
–165 105 ns
t
LLWL
15, 16 ale 低 至 rd或者 wr低 3t
CLCL
–50 3t
CLCL
+50 40 140 ns
t
AVWL
15, 16 地址 有效的 至 wr低 或者 rd低 4t
CLCL
–75 45 ns
t
QVWX
15, 16 数据 有效的 至 wr转变 t
CLCL
–30 0 ns
t
WHQX
15, 16 数据 支撑 之后 wr t
CLCL
–25 5 ns
t
QVWH
16 数据 有效的 至 wr高 7t
CLCL
–130 80 ns
t
RLAZ
15, 16 RD低 至 地址 float 0 0 ns
t
WHLH
15, 16 RD或者 wr高 至 ale 高 t
CLCL
–25 t
CLCL
+25 5 55 ns
外部 时钟
t
CHCX
18 高 时间 17 t
CLCL
–t
CLCX
ns
t
CLCX
18 低 时间 17 t
CLCL
–t
CHCX
ns
t
CLCH
18 上升 时间 5 ns
t
CHCL
18 下降 时间 5 ns
变换 寄存器
t
XLXL
17 串行 端口 时钟 循环 时间 12t
CLCL
360 ns
t
QVXH
17 输出 数据 建制 至 时钟 rising 边缘 10t
CLCL
–133 167 ns
t
XHQX
17 输出 数据 支撑 之后 时钟 rising 边缘 2t
CLCL
–80 50 ns
t
XHDX
17 输入 数据 支撑 之后 时钟 rising 边缘 0 0 ns
t
XHDV
17 时钟 rising 边缘 至 输入 数据 有效的 10t
CLCL
–133 167 ns
注释:
1. 参数 是 有效的 在 运行 温度 范围 除非 否则 指定.
2. 加载 电容 为 端口 0, ale, 和 psen
= 100 pf, 加载 电容 为 所有 其它 输出 = 80 pf.
3. 接合 这 微控制器 至 设备 和 float 时间 向上 至 45 ns 是 permitted. 这个 限制 总线 contention 将 不 ca使用 损坏 至 端口 0 驱动器.
4. 部分 是 有保证的 至 运作 向下 至 0 hz.