rev. 一个
ad7470/ad7472
–4–
限制 在 t
最小值
, t
最大值
参数 AD7470 AD7472 单位 描述
f
CLK
2
10 10 khz 最小值
30 26 mhz 最大值
t
转变
436.42 531.66 ns 最小值 t
CLK
= 1/f
clk 在
t
WAKEUP
11
µ
s 最大值 wake-向上 时间
t
1
10 10 ns 最小值
CONVST
Pulsewidth
t
2
3
10 10 ns 最大值
CONVST
至 busy 延迟, v
DD
= 5 v
30 30 ns 最大值
CONVST
至 busy 延迟, v
DD
= 3 v
t
3
0 0 ns 最大值 busy 至
CS
建制 时间
t
4
4
0 0 ns 最大值
CS
至
RD
建制 时间
t
5
20 20 ns 最小值
RD
Pulsewidth
t
6
4
15 15 ns 最小值 数据 进入 时间 之后 下落 边缘 的
RD
t
7
5
8 8 ns 最大值 总线 relinquish 时间 之后 rising 边缘 的
RD
t
8
0 0 ns 最大值
CS
至
RD
支撑 时间
t
9
135 135 ns 最小值 acquisition 时间
t
10
100 100 ns 最小值 安静 时间
注释
1
样本 测试 在 +25
°
c 至 确保 遵从. 所有 输入 信号 是 指定 和 tr = tf = 5 ns (10% 至 90% 的 v
DD
) 和 安排时间 从 一个 电压 水平的 的 1.6 v. 看
图示 1.
2
mark/空间 比率 为 这 clk 输入 是 40/60 至 60/40. 第一 clk 脉冲波 应当 是 10 ns 最小值 从 下落 边缘 的
CONVST
.
3
t
2
是 35 ns 最大值 @ +125
°
c.
4
量过的 和 这 加载 电路 的 图示 1 和 定义 作 这 时间 必需的 为 这 输出 至 交叉 0.8 v 或者 2.0 v.
5
t
7
是 获得 从 这 量过的 时间 带去 用 这 数据 输出 至 改变 0.5 v 当 承载和 这 电路 的 图示 1. 这 量过的 号码 is然后 extrapolated
后面的 至 除去 这 影响 的 charging 或者 discharging 这 50 pf 电容. 这个 意思 那 这 时间, t
7
, quoted 在 这 定时 特性 是 这 真实 总线 relinquish
时间 的 这 部分 和 是 独立 的 这 总线 加载.
规格 主题 至 改变 没有 注意.
定时 规格
1
(v
DD
= +2.7 v 至 +5.25 v, ref 在 = 2.5 v; t
一个
= t
最小值
至 t
最大值
, 除非 否则 指出.)
200
一个
I
OL
200
一个
I
OH
C
L
50pF
至 输出
管脚
+1.6v
图示 1. 加载 电路 为 数字的 输出 定时 规格