首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1055456
 
资料名称:AD760
 
文件大小: 305132K
   
说明
 
介绍:
16-18-Bit Self-Calibrating Serial/Byte DACPORT
 
 


: 点此下载
  浏览型号AD760的Datasheet PDF文件第5页
5
浏览型号AD760的Datasheet PDF文件第6页
6
浏览型号AD760的Datasheet PDF文件第7页
7
浏览型号AD760的Datasheet PDF文件第8页
8

9
浏览型号AD760的Datasheet PDF文件第10页
10
浏览型号AD760的Datasheet PDF文件第11页
11
浏览型号AD760的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD760
rev. 一个
–9–
这 数字的-至-相似物 glitch impulse 是 指定 作 15 nv-s typi-
cal. 图示 8c 显示 这 典型 glitch impulse 典型的 在
这 代号 011 . . . 111 至 100 . . . 000 转变 当 加载
这 第二 分级 寄存器 从 这 第一 分级 寄存器.
一个. –10 v 至 +10 v 全部-规模 步伐 安排好
b. lsb 步伐 安排好
c. d-至-一个 glitch impulse
图示 8. 输出 特性
数字的 电路 详细信息
这 ad760 有 一些 “dual-use” 管脚 那 准许 有伸缩性的 运算-
限定 当 维持 这 最低 可能 管脚 计数 和 con-
sequently 这 smallest 包装 大小. 这 下列的 信息
是 有用的 当 应用 这 ad760.
这 ad760 使用 一个 内部的
输出 多路调制器
至 discon-
nect 这 dac 输出 从 mux
输出
(管脚 27) 当 这 设备
是 uncalibrated 或者 当 一个 校准 sequence 是 在 progress. 在
那些 时间 mux
输出
是 切换 至 mux
(管脚 28) 所以 这
用户 能 强迫 一个 predetermined 输出 电压. 谈及 至 这 fol-
lowing 部分 为 使用 这 输出 多路调制器.
一个
电源-在-重置
特性 senses whenever 任何 电源 供应
是 低 足够的 至 jeopardize 这 integrity 的 这 校准 数据
在 这 内存. 在 电源-向上 或者 在 这 事件 的 一个 电源 供应
瞬时, calok (管脚 1) 是 低 和 这 mux
输出
管脚 是
切换 至 mux
.
自-校准
是 initiated 用 strobing 这
CAL
管脚 低 (谈及
至 图示 1d). 这 calok 管脚 将 go 低 和 这 mux
输出
管脚 是 连接 至 mux
. 在 校准, 这 第二-分级
获得 是 transparent 至 准许 这 校准 sequencer
至 控制 这 主要的 dac. 之后 successful completion 的 cali-
bration, 这 输入 至 这 第二-分级 获得 是 切换 至 这
第一-分级 获得, 这 dac 是 承载 和 这 内容 的 这 第一-
分级 获得, v
输出
settles 至 这 值 represented 用 这 数据 在
这 第一-分级 获得, 然后 calok 将 go 高, 和 mux
输出
切换 至 v
输出
. 因此 这 用户 应当 程序 这 dac
和 这 desired 数据 在之前 初始的 这 校准. 这 秒-
ond 分级 获得, 控制 用 ldac, 是 一个 transparent 获得. 作
长 作 ldac 仍然是 高, 改变 在 这 第一 分级 获得 将
是 反映 在 这 dac 输出 立即.
这 状态 的 这 校准 将 是 决定 用 带去 这
HBE
管脚 低. calok 也 switches 高 如果 这 校准 是
在 progress, 或者 calok 仍然是 低 如果 一个 电源 供应 电压
瞬时 有 interrupted 这 校准 和 造成 这 ad760
至 是 设置 至 这 uncalibrated 状态.
CLR
是 strobed, 管脚 17 功能 作 一个 控制 输入,
UNI
/
bip clr, 那 确定 如何 这
异步的 clear
func-
tion 工作 (谈及 至 图示 1c). 如果 这
UNI
/bip clr 管脚 是 一个
逻辑 低 当
CLR
是 strobed 这 dac 是 设置 至 minus 全部-
规模; 一个 逻辑 高 sets 这 dac 至 midscale. 它 应当 是 指出
那 这 clear 函数 clears 这 dac 获得 但是 做 不 clear
这 第一 分级 获得. 因此, 这 数据 那 仍然是 在 这 第一
分级 获得 能 是 reloaded 用 simply bringing ldac 高
又一次. alternately, 新 数据 能 是 承载 在 这 第一 分级
获得 如果 desired.
串行 模式 运作
是 使能 用 bringing 这
SER
(管脚
19) 低. 这个 改变 这 函数 的 db0 (管脚 14) 至 那 的
这 串行 输入 管脚, sin. 这 函数 的 db1 (管脚 13) 也
改变 至 一个 控制 输入, msb/
LSB
那 确定 这个 位
是 至 是 承载 第一.
十六 或者 eighteen-位 运作
是 选择 和 另一
双 使用 管脚. db2 (管脚 12) 改变 至 一个 控制 输入, 18/
16-
串行, 那 选择 whether 16-位 或者 18-位 串行 数据 是 至 是
使用. 为 16-位 运作 这 数据 输入, 管脚 7–12, 应当 是
系 低. 为 18-位 运作 管脚 12 必须 是 系 高.
数据 是 clocked 在 这 输入 变换 寄存器 在 这 rising 边缘 的
CS
作 显示 在 图示 1b. 这 数据 是 然后 resident 在 这 第一
分级 获得 和 能 是 承载 在 这 dac 用 带去 这 ldac
管脚 高. 这个 将 导致 这 dac 至 改变 至 这 适合的
输出 值. 在 串行 模式 这 字节 控制
HBE
(管脚 18)
LBE
(管脚 17) 是 无能. 管脚 17 能 是 系 至 一个 逻辑
高 或者 低 取决于 在 如何 这 用户 wants 这 异步的
clear 函数 至 工作. 这
串行 输出
管脚
(
S
输出
)
能 是 使用
至 daisy chain 一些 dacs 一起 在 multi-dac 产品
至 降低 这 号码 的 控制 线条 必需的. 这 第一 分级
获得 simply acts 作 一个 变换 寄存器, 和 重复的 strobing 的
CS
将 变换 这 数据 输出 通过 s
输出
和 在 这 next dac.
各自 dac 在 这 chain 将 需要 它的 自己的 ldac 信号 除非
所有 的 这 dacs 是 至 是 updated 同时发生地.
50
0
600
400
200
–200
–400
–600
µs
µV
1
234
50
0
+20
–20
µs
mV
1
234
20
–10
0
0
+10
10
600
400
200
0
–200
–400
–600
伏特
µs
µV
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com