AD768
rev. b
–15–
ad768 evaluation 板
一般 描述
这 ad768-eb 是 一个 evaluation 板 为 这 ad768 16-位
30 msps d/一个 转换器. 细致的 注意 至 布局 和 电路
设计 联合的 和 相似物 和 数字的 prototyping areas al-
lows 这 用户 至 容易地 和 effectively evaluate 这 ad768 在 任何
应用 在哪里 高 决议, 高 速 转换 是
必需的.
这 数字的 输入 至 这 ad768-eb 将 是 驱动 直接地 美国-
ing 这 标准 40-管脚 idc 连接器. 一个 外部 时钟 是
也 必需的. 这些 信号 将 是 应用 从 一个 用户’s
bench, 或者 它们 能 是 发生 从 一个 电路 建造 在 这
prototyping 范围. 这 相似物 输出 从 这 ad768-eb 是
有 在 bnc 连接器. 这些 输出 将 是 配置
至 使用 也 电阻器, 运算 放大器, 或者 一个 变压器.
运行 程序 和 函数的
描述
电源
电源 将 是 有提供的 至 这 ad768-eb 用 应用 也
线 或者 banana plugs 至 这 metal binding posts 包含 在 这
打印 电路 板.
dgnd.
数字的 地面. 这 数字的 地面 和 这 相似物
地面 是 连接 一起 underneath 这 ad768. 最优的
效能 能 是 得到 和 独立的 相似物 和 数字的
供应. 为 evaluation 目的, 一个 单独的-供应 这个 制造
一个 第二 相似物 和 数字的 地面 连接 在 这 供应 是
可接受的.
+5D
.
这 +5 v (
±
5%) 数字的 供应 应当 是 有能力 的 sup-
plying 50 毫安.
–5a.
这 –5 v (
±
5%) 相似物 供应 应当 是 有能力 的 sup-
plying –75 毫安.
AGND
.
相似物 地面. 这 相似物 地面 和 这 数字的
地面 是 连接 一起 underneath 这 ad768. 最优的
效能 能 是 得到 和 独立的 相似物 和 数字的
供应. 为 evaluation 目的, 一个 单独的-供应 这个 制造
一个 第二 相似物 和 数字的 地面 连接 在 这 供应 是
可接受的.
–
V
EE
. 负的 相似物 供应; 典型地 –5 v 至 –15 v. 这个
供应 是 使用 作 这 负的 供应 栏杆 为 这 外部 运算
放大器. 为 这 ad811 有提供的 和 这 ad768-eb, 一个 供应
有能力 的 供应 –20 毫安 (excluding 外部 加载 需要-
ments) 是 必需的.
+V
CC
.
积极的 相似物 供应; 典型地 +5 v 至 +15 v. 这个
供应 是 使用 作 这 积极的 供应 栏杆 为 这 外部 运算
放大器. 为 这 ad811 有提供的 和 这 ad768-eb, 一个 供应
有能力 的 供应 +20 毫安 (excluding 外部 加载 需要-
ments) 是 必需的.
相似物 输出
这 相似物 输出(s) 从 这 ad768-eb 是 有 在 bnc
jacks “a” 和 “b.” 这 complementary 电流 输出 从
这 ad768 能 是 配置 使用 也 电阻器, 运算 放大器, 或者
一个 变压器. 仅有的 这 “a” portion 的 这 ad768-eb 是 popu-
lated 和 运输 从 这 工厂. 这 “b” 一侧, 或者 comple-
mentary 输出, 将 是 populated 用 这 用户 如果 所以 desired.
jp1.
缓冲 运算 放大 输出 “a”. 跳越者 jp1 应当 是
安装 如果 这 缓冲 运算 放大 输出 是 desired.
当 jp1
是 安装, jp2 和 jp3 必须 是 移除
为 恰当的
运作. 这 输出, 有 在 这 “a” 连接器, 有 一个
名义上的 电压 摆动 的 0 v 至 2 v 和 是 在-阶段 和 这
数字的 输入. 这个 是 这 工厂 default 设置.
JP
2.
双极 50
Ω
变压器 输出. 如果 跳越者 jp2 是 在-
stalled, 一个 变压器 结合 输出 是 有 在 这 “a”
连接器.
当 jp2 是 安装, jp1 和 jp3 必须 是 re-
moved
为 恰当的 运作. 这 变压器 acts 两个都 作 一个
差别的-至-单独的-结束 转换器 和 作 一个 阻抗
变压器. 为 恰当的 运作,
这 变压器 必须 是
terminated 和 一个 50
Ω
电阻
. r2 必须 是 replaced 和
这 100
Ω
电阻, r7. 一个 额外的 100
Ω
电阻 和 这
变压器 是 包含 和 这 ad768-eb. 这 额外的
100
Ω
电阻 必须 是 焊接 在 这 适合的 位置 la-
beled “r3” 和 这 变压器 必须 是 inserted 在 这
插座 labeled “t1.” 这 名义上的 输出 电压 在 一个 50
Ω
加载 是 1 v
p-p
集中 在 一个 一般模式 电压 的 0 v.
jp3.
电阻 输出 “a.” jp3 是 使用 至 连接 这 电阻
r2 至 这 “a” 输出. u2 应当 是 移除 从 它的 插座.
使用 一个 24.9
Ω
电阻 为 r2, 这 输出 是 一个 unbuffered 0 V
至 –0.5 v 输出 那 是 输出 的 阶段 和 这 数字的 输入. re-
sistor r2 将 是 replaced 和 其它 值, 但是 细致的 atten-
tion 至 这 推荐 输出 遵从 范围 应当 是
observed.
当 jp3 是 安装, jp1 和 jp2 必须 是 re-
moved 为 恰当的 运作
.
jp4.
电阻 输出 “b.” jp4 是 使用 至 连接 这 电阻
r3 至 这 “a” 输出. u3 应当 是 移除 从 它的 插座.
这 ad768-eb 是 运输 从 这 工厂 和 电阻 r3
短接 至 地面. 一个 不同的 值 选择 用 这 用户 能 是
安装 为 r3 至 发生 一个 unbuffered 输出 那 是 在-
阶段 和 这 数字的 输入. 细致的 注意 至 这 recom-
mended 输出 遵从 范围 应当 是 observed 当
selecting 这 值 的 r3.
当 jp4 是 安装, jp5 必须
是 移除 为 恰当的 运作
.
jp5.
缓冲 运算 放大 输出 “b.” 跳越者 jp5 应当 是 在-
stalled 如果 这 缓冲 运算 放大 输出 是 desired.
当 jp5 是
安装, jp4 必须 是 移除 为 恰当的 运作
.
这 输出 是 有 在 这 “b” 连接器 和 有 一个 名义上的
电压 摆动 决定 用 这 结合体 的 电阻器 r3,
r9, 和 r10. 这个 运算 放大 是 不 提供 和 这 ad768-eb.
涉及
也 这 内部的 涉及 的 这 ad768 或者 一个 外部 谈及-
ence 将 是 选择 在 这 ad768-eb. r12 是 使用 至 调整
这 全部-规模 输出 电流 的 这 ad768.
sw2.
内部的/外部 涉及 选择 转变. 当 sw2 是
在 位置 1, 这 内部的 涉及 的 这 ad768 是 选择.
当 sw2 是 在 位置 2, 一个 外部 涉及 必须 是 pro-
vided 用 这 用户.
水平的-shifting 这 相似物 输出
电阻 插座 r8 和 r6 能 是 populated 和 一个 appropri-
ately valued 电阻 至 增加 直流 补偿 电流 至 一个 输出 这个
使用 这 运算 放大 配置. 作 一个 例子, 至 发生 一个
双极 输出 信号, 一个 1.25 k
Ω
电阻 安装 在 这 “r8”
插座 水平的-shifts 这 正常情况下 单极的 输出 用 –1 v. 这
工厂 defaults 为 r8 和 r6 是 打开 电路.