首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1055620
 
资料名称:ADM691A
 
文件大小: 314256K
   
说明
 
介绍:
Microprocessor Supervisory Circuits
 
 


: 点此下载
  浏览型号ADM691A的Datasheet PDF文件第1页
1
浏览型号ADM691A的Datasheet PDF文件第2页
2
浏览型号ADM691A的Datasheet PDF文件第3页
3

4
浏览型号ADM691A的Datasheet PDF文件第5页
5
浏览型号ADM691A的Datasheet PDF文件第6页
6
浏览型号ADM691A的Datasheet PDF文件第7页
7
浏览型号ADM691A的Datasheet PDF文件第8页
8
浏览型号ADM691A的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADM691A/adm693a/adm800l/m
–4–
rev. 0
管脚 描述
管脚 Mnemonic 函数
1V
BATT
backup 电池 输入. 连接 至 外部 电池 或者 电容. 连接 至 地面 如果 一个 backup 电池 是
不 使用.
2V
输出
输出 电压, v
CC
或者 v
BATT
是 内部 切换 至 v
输出
取决于 在 这个 是 在 这 最高的 poten-
tial. 当 v
CC
是 高等级的 比 v
BATT
和 是 也 高等级的 比 这 重置 门槛, v
CC
是 切换 至 v
输出
.
当 v
CC
是 更小的 比 v
BATT
和 在下 这 重置 门槛, v
BATT
是 切换 至 v
输出
. 连接 v
输出
V
CC
如果 一个 backup 电池 是 不 正在 使用.
3V
CC
电源 供应 输入; +5 v.
4 0 v. 地面 涉及 为 所有 信号.
5 batt 在 逻辑 输出. batt 在 变得 高 当 v
输出
是 内部 切换 至 这 v
BATT
输入. 它 变得 低 当
V
输出
是 内部 切换 至 v
CC
. 这 输出 将 也 是 使用 至 驱动 这 根基 (通过 一个 电阻) 的 一个 ex-
ternal pnp 晶体管 至 增加 这 输出 电流 在之上 这 250 毫安 比率 的 v
输出
.
6
低 线条
逻辑 输出.
低 线条
变得 低 当 v
CC
falls 在下 这 重置 门槛. 它 returns 高 作 soon 作
V
CC
rises 在之上 这 重置 门槛.
7 OSC
振荡器 逻辑 输入. 和 osc sel 高 或者 floating, 这 内部的 振荡器 是 使能 和 sets 这 重置
延迟 和 这 看门狗 timeout 时期. 连接 osc
在 低 选择 100 ms 当 leaving 它 floating
选择 1.6 秒. 和 osc sel 低, osc 在 能 是 驱动 用 一个 外部 时钟 信号 或者 一个 外部 ca-
pacitor 能 是 连接 在 osc 在 和 地. 这个 sets 两个都 这 重置 起作用的 脉冲波 定时 和 这
看门狗 timeout 时期. (看 表格 ii 和 图示 4.)
8 osc sel 逻辑 振荡器 选择 输入. 当 osc sel 是 unconnected (floating) 或者 驱动 高, 这 内部的 oscil-
lator sets 这 重置 起作用的 时间 和 看门狗 timeout 时期. 当 osc sel 是 低, 这 外部 振荡器
输入, osc
在, 是 使能. osc sel 有 一个 10
µ
一个 内部的 pullup.
9 PFI 电源 失败 输入. pfi 是 这 同相 输入 至 这 电源 失败 比较器. 当 pfi 是 较少 比
1.25 v,
PFO
变得 低. 连接 pfi 至 地 或者 v
输出
当 不 使用.
10
PFO
电源 失败 输出.
PFO
是 这 输出 的 这 电源 失败 比较器. 它 变得 低 当 pfi 是 较少 比
1.25 v.
11 WDI 看门狗 输入. wdi 是 一个 三 水平的 输入. 如果 wdi 仍然是 也 高 或者 低 为 变长 比 这 watch-
dog timeout 时期,
重置
脉冲 低 和
WDO
变得 低. 这 计时器 resets 和 各自 转变 在 这
wdi 线条. 这 看门狗 计时器 将 是 无能 如果 wdi 是 left floating 或者 是 驱动 至 midsupply.
12
CE
输出
输出.
CE
输出
变得 低 仅有的 当
CE
是 低 和 v
CC
是 在之上 这 重置 门槛. 如果 ce
是 低 当
重置 是 asserted, ce
输出
将 仍然是 低 为 15
µ
s 或者 直到 ce
变得 高, whichever occurs 第一.
13
CE
碎片 使能 输入. 这 输入 至 这 ce gating 电路. 连接 至 地 或者 v
输出
如果 不 使用.
14 WDO 逻辑 输出. 这 看门狗 输出,
WDO
, 变得 低 如果 wdi 仍然是 也 高 或者 低 为 变长 比
这 看门狗 timeout 时期.
WDO
是 设置 高 用 这 next 转变 在 wdi. wdo 仍然是 高 如果 wdi
是 unconnected.
15
重置
逻辑 输出.
重置
变得 低 如果 v
CC
falls 在下 这 重置 门槛. 它 仍然是 低 为 200 ms 典型值 之后
V
CC
变得 在之上 这 重置 门槛.
16 重置 逻辑 输出. 重置 是 一个 打开-流 输出. 它 是 这 inverse 的
重置
.
管脚 配置
V
BATT
CE
osc 在
osc sel
batt 在
低 线条
V
输出
CE
输出
重置
重置
PFO
WDI
V
CC
WDO
PFI
14
13
12
11
16
15
10
9
8
1
2
3
4
7
6
5
顶 视图
(不 至 规模)
ADM691A
ADM693A
ADM800L
ADM800M
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com