首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1056257
 
资料名称:OPA2682
 
文件大小: 186532K
   
说明
 
介绍:
Dual Wideband, Fixed Gain Buffer Amplifier With Disable
 
 


: 点此下载
  浏览型号OPA2682的Datasheet PDF文件第14页
14
浏览型号OPA2682的Datasheet PDF文件第15页
15
浏览型号OPA2682的Datasheet PDF文件第16页
16
浏览型号OPA2682的Datasheet PDF文件第17页
17

18
浏览型号OPA2682的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
18
®
OPA2682
mately 零 伏特. 这个 shuts 止 这 集电级 电流 输出 的
q1, turning 这 放大器 止. 这 供应 电流 在 这
使不能运转 模式 是 仅有的 那 必需的 至 运作 这 电路 的
图示 7. 额外的 电路系统 确保 那 转变-在 时间
occurs faster 比 转变-止 时间 (制造-在之前-破裂).
当 无能, 这 输出 和 输入 nodes go 至 一个 高
阻抗 状态. 如果 这 opa2682n 是 运行 在 一个 增益 的
+1, 这个 将 显示 一个 非常 高 阻抗 (4pf || 1m
) 在 这
输出 和 exceptional 信号 分开. 如果 运行 在 一个 增益
的 +2, 这 总的 反馈 网络 阻抗 (r
F
+ r
G
) 将
呈现 作 这 阻抗 looking 后面的 在 这 输出, 但是
这 电路 将 安静的 显示 非常 高 向前 和 反转
分开. 如果 配置 作 在 一个 增益 的 –1, 这 输入 和
输出 将 是 连接 通过 这 反馈 网络
阻抗 (r
F
+ r
G
) 给 相当地 poor 输入 至 输出
分开.
一个 关键 参数 在 使不能运转 运作 是 这 输出 glitch
当 切换 在 和 输出 的 这 无能 模式. 图示 8
显示 这些 glitches 为 这 电路 的 图示 1 和 这 输入
信号 设置 至 零 伏特. 这 glitch 波形 在 这 输出
管脚 是 plotted along 和 这 dis 管脚 电压.
运行 接合面 温度 (t
J
) 是 给 用 t
一个
+ p
D
θ
JA
.
这 总的 内部的 电源 消耗 (p
D
) 是 这 总 的
安静的 电源 (p
DQ
) 和 额外的 电源 dissipated 在 这
输出 平台 (p
DL
) 至 deliver 加载 电源. 安静的 电源 是
simply 这 指定 非-加载 供应 电流 时间 这 总的
供应 电压 横过 这 部分. p
DL
将 取决于 在 这
必需的 输出 信号 和 加载 但是 将, 为 一个 grounded
resistive 加载, 是 在 一个 最大 当 这 输出 是 fixed 在 一个
电压 equal 至 1/2 也 供应 电压 (为 equal 双极
供应). 下面 这个 情况 pdl = v
S
2
/(4 • r
L
) 在哪里 r
L
包含 反馈 网络 加载.
便条 那 它 是 这 电源 在 这 输出 平台 和 不 在 这
加载 那 确定 内部的 电源 消耗.
作 一个 worst-情况 例子, 计算 这 最大 t
J
使用 一个
opa2682u (所以-8 包装) 在 这 电路 的 图示 1 oper-
ating 在 这 最大 指定 包围的 温度 的
+85
°
c 和 两个都 输出 驱动 一个 grounded 100
加载 至
+2.5v:
P
D
= 10v • 13.2ma + 2 [5
2
/(4 • (20
|| 800
)) = 273mw
最大 t
J
= +85
°
c + (0.27w • 125
°
c/w) = 119
°
C
这个 worst-情况 情况 是 安静的 好 在里面 评估 最大
T
J
为 这个 100
加载. 重的 负载 将, 不管怎样, 超过
这 175
°
c 最大 接合面 温度 比率. 细致的
注意 至 内部的 电源 消耗 是 必需的, 和 强迫
空气 冷却 将 是 必需的.
板 布局 指导原则
实现 最佳的 效能 和 一个 高 频率
放大器 像 这 opa2682 需要 细致的 注意 至
板 布局 parasitics 和 外部 组件 类型. rec-
ommendations 那 将 优化 效能 包含:
一个) 降低 parasitic 电容 至 任何 交流 地面 为
所有 的 这 信号 i/o 管脚.
parasitic 电容 在 这
输出 管脚 能 导致 instability; 在 这 非-反相的 输入,
它 能 react 和 这 源 阻抗 至 导致 unintentional
bandlimiting. 至 减少 unwanted 电容, 一个 window
周围 这 信号 i/o 管脚 应当 是 opened 在 所有 的 这
地面 和 电源 平面 周围 那些 管脚. 否则,
地面 和 电源 平面 应当 是 unbroken elsewhere 在
这 板.
b) 降低 这 距离 (< 0.25") 从 这 电源 sup-
ply 管脚 至 高 频率 0.1
µ
f 解耦 电容.
在 这 设备 管脚, 这 地面 和 电源 平面 布局
应当 不 是 在 关闭 proximity 至 这 信号 i/o 管脚. 避免
narrow 电源 和 地面 查出 至 降低 电感
在 这 管脚 和 这 解耦 电容. 这 电源
供应 连接 (在 管脚 4 和 7) 应当 总是 是
decoupled 和 这些 电容. 一个 optional 供应
解耦 电容 横过 这 二 电源 供应 (为
双极 运作) 将 改进 2nd 调和的 扭曲量
效能. 大 (2.2
µ
f 至 6.8
µ
f) 解耦 capaci-
tors, 有效的 在 更小的 频率, 应当 也 是 使用 在 这
主要的 供应 管脚. 这些 将 是 放置 somewhat farther
从 这 设备 和 将 是 shared among 一些 设备 在
这 一样 范围 的 这 pc 板.
图示 8. 使不能运转/使能 glitch.
40
20
0
–20
–40
时间 (20ns/div)
输出 电压 (20mv/div)
输出 电压
(0v 输入)
V
DIS
0.2v
4.8v
这 转变 边缘 比率 (dv/dt) 的 这 dis 控制 线条 将
影响 这个 glitch. 为 这 plot 的 图示 8, 这 边缘 比率
是 减少 直到 非 更远 减少 在 glitch 振幅
是 observed. 这个 大概 1v/ns 最大 回转
比率 将 是 达到 用 adding 一个 简单的 rc 过滤 在 这
V
DIS
管脚 从 一个 高等级的 速 逻辑 线条. 如果 极其 快
转变 逻辑 是 使用, 一个 2k
序列 电阻 在 这
逻辑 门 和 这 dis 输入 管脚 将 提供 足够的
bandlimiting 使用 just 这 parasitic 输入 电容 在 这
dis 管脚 当 安静的 ensuring 一个 足够的 逻辑 水平的 摆动.
热的 分析
预定的 至 这 高 输出 电源 能力 的 这 opa2682,
heatsinking 或者 强迫 airflow 将 是 必需的 下面 extreme
运行 情况. 最大 desired 接合面 tempera-
ture 将 设置 这 最大 允许 内部的 电源 dissipa-
tion 作 描述 在下. 在 非 情况 应当 这 最大
接合面 温度 是 允许 至 超过 175
°
c.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com