W83977TF
PRELIMIN一个RY
发行 释放 日期: july 1997
-5- 修订 0.60
1.管脚 描述
便条: 请 谈及 至 部分 11.2 直流 特性 为 详细信息.
i/o
6t
- ttl 水平的 bi-directional 管脚 和 6 毫安 源-下沉 能力
i/o
8t
- ttl 水平的 bi-directional 管脚 和 8 毫安 源-下沉 能力
i/o
8
- cmos 水平的 bi-directional 管脚 和 8 毫安 源-下沉 能力
i/o
12t
- ttl 水平的 bi-directional 管脚 和 12 毫安 源-下沉 能力
i/o
12
- cmos 水平的 bi-directional 管脚 和 12 毫安 源-下沉 能力
i/o
16u
- cmos 水平的 bi-directional 管脚 和 16 毫安 源-下沉 能力 和 内部的 拉-向上 电阻
i/od
16u
- cmos 水平的 bi-directional 管脚 打开 流 输出 和 16 毫安 下沉 能力 和 内部的 拉-向上 电阻
i/o
24t
- ttl 水平的 bi-directional 管脚 和 24 毫安 源-下沉 能力
输出
8t
- ttl 水平的 输出 管脚 和 8 毫安 源-下沉 能力
输出
12t
- ttl 水平的 输出 管脚 和 12 毫安 源-下沉 能力
OD
12
- 打开-流 输出 管脚 和 12 毫安 下沉 能力
OD
24
- 打开-流 输出 管脚 和 24 毫安 下沉 能力
在
t
- ttl 水平的 输入 管脚
在
c
- cmos 水平的 输入 管脚
在
cu
- cmos 水平的 输入 管脚 和 内部的 拉-向上 resitor
在
cs
- cmos 水平的 施密特-triggered 输入 管脚
在
ts
- ttl 水平的 施密特-triggered 输入管脚
在
tsu
- ttl 水平的 施密特-triggered 输入 管脚 和 内部的 拉-向上 电阻
1.1host 接口
标识 管脚 i/o 函数
A0
−
A10
74-84 在
t
系统 地址 总线 位 0-10
a11-a14 86-89 在
t
系统 地址 总线 位 11-14
A15 91 在
t
系统 地址 总线 位 15
D0
−
D5
109-
114
i/o
12t
系统 数据 总线 位 0-5
D6
−
D7
116-
117
i/o
12t
系统 数据 总线 位 6-7
IOR
105 在
ts
cpu i/o 读 信号
IOW
106 在
ts
cpu i/o 写 信号
AEN 107 在
ts
系统 地址 总线 使能
IOCHRDY 108 OD
24
在 epp 模式, 这个 管脚 是 这 io 频道 准备好 输出 至 扩展
这 host 读/写 循环.
MR 118 在
ts
主控 重置; 起作用的 高; mr 是 低 在 正常的 行动.