首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1081746
 
资料名称:AD1870
 
文件大小: 282911K
   
说明
 
介绍:
 
 


: 点此下载
  浏览型号AD1870的Datasheet PDF文件第4页
4
浏览型号AD1870的Datasheet PDF文件第5页
5
浏览型号AD1870的Datasheet PDF文件第6页
6
浏览型号AD1870的Datasheet PDF文件第7页
7

8
浏览型号AD1870的Datasheet PDF文件第9页
9
浏览型号AD1870的Datasheet PDF文件第10页
10
浏览型号AD1870的Datasheet PDF文件第11页
11
浏览型号AD1870的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD1870
rev. 0
–8–
44.1 khz. 这 停止 带宽 attenuation 是 sufficient 至 eliminate
modulator quantization 噪音 从 影响 这 输出. 低
passband 波纹 阻止 这 数字的 过滤 从 coloring 这
音频的 信号. 看 tpc 7 为 这 数字的 过滤
s 特性.
这 输出 从 这 decimator 是 有 作 一个 单独的 串行
输出, 多路复用 在 left 和 正确的 途径.
便条 那 这 数字的 过滤 它自己 是 运行 在 64
×
f
S
. 作 一个
consequence, nyquist images 的 这 passband, 转变 带宽,
和 停止 带宽 将 是 重复的 在 这 频率 spectrum 在
multiples 的 64
×
f
S
. 因此 这 数字的 过滤 将 attenuate 至
更好 比 90 db 横过 这 频率 spectrum, 除了 为 一个
window
±
0.55
×
f
S
宽 集中 在 multiples 的 64
×
f
S
. 任何
输入 信号, 时钟 噪音, 或者 数字的 噪音 在 这些 频率
windows 将 不 是 attenuated 至 这 全部 90 db. 如果 这 高
频率 信号 或者 噪音 呈现 在里面 这 passband images
在里面 这些 windows, 它们 将 不 是 attenuated 在 所有, 和
因此 输入 antialias 过滤 应当 是 应用.
样本 延迟
这 样本 延迟 或者
组 延迟
的 这 ad1870 是 dominated
用 这 处理 时间 的 这 数字的 decimation 过滤. fir 过滤
convolve 一个 vector representing 时间 样本 的 这 输入 和
一个 equal-sized vector 的 coefficients. 之后 各自 convolution, 这
输入 vector 是 updated 用 adding 一个 新 样本 在 一个 终止 的
pipeline
和 discarding 这 oldest 输入 样本 在 这
其它. 为 一个 fir 过滤, 这 时间 在 这个 一个 步伐 输入 呈现 在
这 输出 将 是 当 那 步伐 输入 是 half-方法 通过
这 输入 样本 vector pipeline. 这 输入 样本 vector
是 updated 每 64
×
f
S
. 这 等式 那 expresses 这
组 delay 为 这 ad1870 是:
组 延迟
(
) = 36/
f
S
(
Hz
)
为 这 大多数 一般 样本 比率 这个 能 是 summarized 作:
f
S
组 延迟
48 khz 750
µ
s
44.1 khz 816
µ
s
32 khz 1125
µ
s
预定的 至 这 直线的 阶段 properties 的 fir 过滤, 这 组
延迟 变化, 或者 differences 在 组 延迟 在 不同的 fre-
quencies, 是 essentially 零.
运行 特性
电压 涉及 和 外部 过滤 电容
这 ad1870 包含 一个 2.25 v 在-板 涉及 那 deter-
mines 这 ad1870
s 输入 范围. 这 left 和 正确的 涉及
管脚 (14 和 15) 应当 是 绕过 和 一个 0.1
µ
f 陶瓷的 碎片
电容 在 并行的 和 一个 4.7
µ
f tantalum 作 显示 在 图示
3. 便条 那 这 碎片 电容 应当 是 closest 至 这 管脚. 这
内部的 涉及 能 是 overpowered 用 应用 一个 外部
涉及 电压 在 这 v
REF
l (管脚 14) 和 v
REF
r (管脚15) 管脚,
准许 多样的 ad1870s 至 是 校准 至 这 一样 增益. 它
是 不 可能 至 overpower 这 left 和 正确的 reference 管脚
individually; 这 外部 涉及 电压 应当 是 应用 至
两个都 管脚 14 和 管脚 15. 便条 那 这 涉及 管脚 必须 安静的
是 绕过 作 显示 在 图示 3.
当 它 是 可能 至 绕过 各自 涉及 管脚 (v
REF
l 和
V
REF
r) 和 一个 电容 大 比 这 建议的 4.7
µ
f, 它 是
不 推荐. 一个 大 电容 将 有 一个 变长 承担-
向上 时间, 这个 将 扩展 在 这 autocalibration时期, yield-
ing incorrect 结果.
这 ad1870 需要 四 外部 过滤 电容 在 管脚 11,
12, 17, 和 18. 这些 电容 是 使用 至 过滤 这 单独的-至-
differential 转换器 输出, 和 是 too 大 为 practical
integration 面向 这 消逝. 它们 应当 是 470 pf npo 陶瓷的
碎片 类型 电容 作 显示 在 图示 3, 放置 作 关闭 至 这
ad1870 包装 作 可能.
样本 时钟
一个 外部 主控 时钟 有提供的 至 clkin (管脚 28) 驱动
这 一个d1870 modulator, decimator, 和 数字的 在terface. 作
和 任何 相似物-至-数字的 转换 系统, 这 抽样 时钟
必须 是 低 jitter 至 阻止 转换 errors. 如果 一个 结晶 oscil-
lator 是使用 作 这 时钟 源, 它 should 是 绕过 和 一个
0.1
µ
f 电容, 作 显示 在下 在 图示 3.
为 这 ad1870, 这 输入 时钟 运作 在 也 256
×
f
S
或者
384
×
f
S
作 选择 用 这 384/
256
管脚. 当 384/
256
是 hi,
这 384 模式 是 选择, 和 当 384/
256
是 lo, 这 256
模式 是选择. 在两个都 具体情况, 这 时钟 是 分隔 向下 至
获得 这 64
×
f
S
时钟 必需的 为 这 modulator. 这 输出
文字 比率 它自己 将 是 在 f
S
. 这个 relationship 是 illustrated 为
popular 样本 比率 在下:
256
模式 384 模式 Modulator 输出 文字
CLKIN CLKIN 样本 比率 比率
12.288 mhz 18.432 mhz 3.072 mhz 48 khz
11.2896 mhz 16.9344 mhz 2.822 mhz 44.1 khz
8.192 mhz 12.288 mhz 2.048 mhz 32 khz
这 ad1870 串行 接口 将 支持 两个都 主控 和 从动装置
模式.便条 那 在 从动装置 模式 它 是 必需的 that 这 串行
接口 clocks 是 externally 获得 从 一个 一般 源.
在 主控 模式, 这 串行 接口 时钟 输出 是 内部
获得 从 clkin.
重置, autocalibration, 和 电源-向下
这 起作用的 lo
重置
管脚 (管脚 23) initializes 这 数字的 deci-
mation 过滤 和 clears 这 输出 数据 缓存区. 当 在 这 重置
状态,所有 数字的 管脚 定义 作 输出 的 这 ad1870 是
驱动 至 地面 (除了 为 bclk, 这个 是 驱动 至 这 状态
定义 用 rdedge (管脚 6)). 相似物 设备 推荐
resetting 这 ad1870 在 最初的 电源-向上 所以 那 这 设备 是
合适的 校准. 这 重置 信号 必须 仍然是 lo 为 这
最小 时期 指定 在
规格
在之上. 这 重置
脉冲波 是异步的 和 遵守 至这 主控 时钟, clkin.
如果, 不管怎样, 多样的 ad1870s 是 使用 在 一个 系统, 和 它 是
desired 那 它们 leave 这 重置 状态 在 这 一样 时间, 这
一般 重置 脉冲波 应当 是 制造 同步的 至 clkin
(i.e.,
重置
应当 是 brought hi 在 一个 clkin 下落 边缘).
多样的 ad1870s 能 是 同步 至 各自 其它 用 使用
一个 单独的 主控 时钟 和 一个 单独的 重置 信号 至 initialize 所有
设备. 在 coming 输出 的 重置, 所有 ad1870s 将 begin sam-
pling 在 这 一样 时间. 便条 那 在 从动装置 模式, 这 ad1870 是
inactive (和 所有 输出 是 静态的, 包含 wclk) 直到 这
第一 rising 边缘 的 l
R
ck 之后 这 第一 下落 边缘 的 l
R
ck.
这个 最初的 低-going 然后 高-going 边缘 的 l
R
ck 能 是 使用
skew
这 抽样 开始-向上 时间 的 一个ad1870 相关的 至
其它 ad1870s 在 一个 系统. 在这 数据 位置 控制 用
wclk 输入 模式, wclk must 是 hi 和 l
R
ck hi, 然后
wclk hi 和 l
R
ck lo, 然后 wclk hi和 l
R
ck hi
在之前 这 ad1870 开始 抽样.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com