首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1081767
 
资料名称:AD1953
 
文件大小: 1845317K
   
说明
 
介绍:
SigmaDSP?Digital Audio Processor 
 
 


: 点此下载
  浏览型号AD1953的Datasheet PDF文件第6页
6
浏览型号AD1953的Datasheet PDF文件第7页
7
浏览型号AD1953的Datasheet PDF文件第8页
8
浏览型号AD1953的Datasheet PDF文件第9页
9

10
浏览型号AD1953的Datasheet PDF文件第11页
11
浏览型号AD1953的Datasheet PDF文件第12页
12
浏览型号AD1953的Datasheet PDF文件第13页
13
浏览型号AD1953的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD1953
–10–
初步的 技术的数据
rev. PrA
管脚 功能
所有 输入 管脚 有 一个 逻辑 门槛 兼容 和 ttl 输入
水平, 和 将 因此 是 使用 在 系统 和 3.3 v 逻辑.
所有 数字的 输出 水平 是 控制 用 这 odvdd 管脚,
这个 将 范围 从 2.7 v 至 5.5 v, 为 兼容性 和 一个
宽 范围 的 外部 设备. (看 管脚 函数 描述.)
sdata0, 1, 2
—serial 数据 输入.
一个 的 这些 三 输入 是 选择 用 一个 内部的 mux, 设置 用
writing 至 位 <7:6> 在 控制 寄存器 2. default 是 00, 这个
选择 sdata0. 这 串行 format 是 选择 用 writing 至 位
<3:0> 的 控制 寄存器 0. 看 spi 读/写 数据 formats
部分 为 recommendations 在 如何 至 改变 输入 来源
没有 造成 一个 “click” 或者 “pop” 噪音.
lrclk0, 1, 2
—left/正确的 clocks 为 framing 这 输入 数据.
这 起作用的 lrclk 输入 是 选择 用 writing 至 位 <7:6>
在 控制 寄存器 2. default 是 “00,” 这个 选择 lrclk0.
Theinterpretation 的 这 lrclk 改变 符合 至 这 串行
模式,设置 用 writing 至 控制 寄存器 0.
bclk0, 1, 2
—serial 位 clocks 为 clocking 在 这 串行 数据.
控制 寄存器 2. default 是 00, 这个 选择 bclk0. 这
interpretation 的 bclk 改变 符合 至 这 串行 模式,
这个 是 设置 用 writing 至 控制 寄存器 0.
dmuxo/tdmo, lrmuxo/tdmfs, bmuxo/tdmbc
双-函数 管脚:
串行 输入 groups.
函数 2: 使用 为 6-频道 数据 俘获 输出 在
tdm 数据 俘获 模式.
这些 三 管脚 运作 作 mux 输出 当 位 8 的 con-
trol 寄存器 2 是 一个 “1” 和 位 13:12 的 控制 寄存器 1 是
“00.” 这些 管脚 将 是 使用 至 send 这 选择 串行 输入
信号 至 其它 外部 设备. 这 default 是 “off.”
在 tdm 模式, tdmbc 提供 一个 256
×
f
S
时钟 信号,
tdmfs 提供 一个 框架 同步 信号, 和 tdmo 提供 这
tdm 数据 为 一个 外部 multichannel dac 或者 codec, 此类
作 这 ad1833 或者 ad1836 各自. 这些 输出 管脚 是
使能 用 writing 一个 “01” 至 位 13:12 的 控制 寄存器 1.
这 default 模式 是 “00,” 或者 “off.”
在 tdm 模式, 这 内部的 信号 那 是 captured 是 con-
trolled 用 writing “program 计数器 trap” 号码 至 spi
地址 268 至 273. 当 这 内部的 程序 计数器
内容 是 equal 至 这 “trap” 值 写 至 这 spi 端口,
这 选择 dsp 寄存器 是 transferred 至 并行的-至-串行 regis-
ters 和 shifted 输出 这 tdmo 管脚.
mclk0, 1, 2
—master 时钟 输入.
起作用的 输入 选择 用 writing 至 位 <5:4> 的 控制 regis-
ter 2. 这 default 是 00, 这个 选择 mclk0. 这 主控
时钟 频率 必须 是 也 256
×
f
S
, 或者 512
×
f
S
, 在哪里 f
S
这 输入 抽样 比率. 这 主控 时钟 频率 是 pro-
grammed 用 writing 至 位 <2> 的 控制 寄存器 2. 这
default 是 0, (512
×
f
S
). 看 initialization 部分 为 recommen-
dations 涉及 如何 至 改变 时钟 来源 没有 造成
一个 音频的 “click” 或者 “pop.” 便条 那 自从 这 default mclk
tialization routine.
MCLKO
—master 时钟 输出.
这 主控 时钟 输出 管脚 将 是 编写程序 至 生产
也 256
×
f
S
, 512
×
f
S
, 或者 一个 copy 的 这 选择 mclk 输入
管脚. 这个 管脚 是 编写程序 用 writing 至 位 <1:0> 的 控制
寄存器 2. 这 default 是 00, 这个 使不能运转 这 mclko 管脚.
CDATA
—serial 数据 在 为 这 spi 控制 端口.
看 spi 端口 部分 为 更多 信息 在 spi 端口 定时.
COUT
—serial 数据 输出.
这个 是 使用 为 读 后面的 寄存器 和 记忆 locations. 它
是 三-陈述 当 一个 spi 读 是 不 起作用的. 看 spi 端口
部分 为 更多 信息 在 spi 端口 定时.
CCLK
—spi 位-比率 时钟.
这个 管脚 也 将 run continuously, 或者 是 gated 止 在 在
spi transactions. 看 spi 端口 部分 为 更多 信息 在
spi 端口 定时.
CLATCH
—spi 获得 信号.
这个 管脚 必须 go 低 在 这 beginning 的 一个 spi transaction,
和 高 在 这 终止 的 一个 transaction. 各自 spi transaction
将 引领 一个 不同的 号码 的 cclks 至 完全, 取决于
在 这 地址 和 读/写 位 那 是 sent 在 这 beginning
的 这 spi transaction. 详细地 spi 定时 信息 是 给
在 spi 端口 部分.
RESETB
—active-低 重置 信号.
之后 resetb 变得 高, 这 ad1953 变得 通过 一个 ini-
tialization sequence 在哪里 这 程序 和 参数 rams
是 initialized 和 这 内容 的 这 在-板 激励 roms. 所有
spi 寄存器 是 设置 至 0, 和 这 数据 rams 是 也 zeroed.
这 initialization 是 完全 之后 1024 mclk 循环. 自从
defaults 至 512
×
f
S
在 电源-向上, 这个 initialization 将 proceed
在 这 外部 mclk 比率 和 将 引领 1024 mclk 循环 至
完全, regardless 的 这 绝对 频率 的 这 外部
mclk. 新 值 应当 不 是 写 至 这 spi 端口 直到
这 initialization 是 完全.
ZEROFLAG
—zero-输入 指示信号.
这个 管脚 将 go 高 如果 两个都 串行 输入 有 被 inactive
(零 数据) 为 1024 lrclk 循环. 这个 管脚 将 是 使用 至
驱动 一个 外部 沉默的 场效应晶体管 为 减少 噪音 在 数字的
silence. 这个 管脚 也 功能 作 一个 测试 输出 管脚, 控制 用
这 测试 寄存器 在 spi 地址 511. 当 大多数 测试 模式 是
不 有用的 至 这 终止 用户, 一个 将 是 的 一些 使用. 如果 这 测试
寄存器 是 编写程序 和 这 号码 7 (decimal), 这
ZEROFLAG输出 将 是 切换 至 这 输出 的 这 inter-
nal pseudo-随机的 噪音 发生器. 这个 噪音 发生器
运作 在 一个 位 比率 的 128
×
f
S
, 和 有 一个 repeat 时间 的 once
每 2
24
循环. 这个 模式 将 是 使用 至 发生 白 噪音
(或者, 和 适合的 过滤, pink 噪音) 至 是 使用 作 一个 测试
信号 为 测量 扬声器 或者 房间 acoustics.
DCSOUT
—data 俘获 串行 输出.
这个 管脚 将 输出 这 dsp’s 内部的 信号, 这个 能 是
使用 用 外部 dacs 或者 其它 信号-处理 设备. 这
信号 那 是 captured 和 输出 在 这 dcsout 管脚 是
控制 用 writing “program 计数器 trap” 号码 至 spi
地址 263 (为 这 left 输出) 和 264 (为 这 正确的 输出-
放). 当 这 内部的 程序 计数器 内容 是 equal 至
这 “trap” 值 写 至 这 spi 端口, 这 选择 dsp
寄存器 是 transferred 至 这 dcsout 并行的-至-串行 寄存器
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com