首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1081767
 
资料名称:AD1953
 
文件大小: 1845317K
   
说明
 
介绍:
SigmaDSP?Digital Audio Processor 
 
 


: 点此下载
  浏览型号AD1953的Datasheet PDF文件第25页
25
浏览型号AD1953的Datasheet PDF文件第26页
26
浏览型号AD1953的Datasheet PDF文件第27页
27
浏览型号AD1953的Datasheet PDF文件第28页
28

29
浏览型号AD1953的Datasheet PDF文件第30页
30
浏览型号AD1953的Datasheet PDF文件第31页
31
浏览型号AD1953的Datasheet PDF文件第32页
32
浏览型号AD1953的Datasheet PDF文件第33页
33
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD1953
–29–
初步的 技术的数据
rev. PrA
表格 xvi. 数据 俘获 寄存器 写 format
字节 0 字节 1 字节 2 字节 3
00000, r/wb, adr[9:8] adr[7:0] 00000, progcount[8:6] progcount[5:0], regsel[1:0]
注释
1. progcount[8:0] = 值 的 程序 计数器 在哪里 trap occurs (看 表格 vi).
2. regsel[1:0] 选择 一个 的 四 寄存器 (看 数据 俘获 寄存器 部分).
表格 xvii. 数据_俘获_串行 输出 寄存器 (地址 和 寄存器 选择) 写 format
字节 0 字节 1 字节 2 字节 3
00000, r/wb, adr[9:8] adr[7:0] 00000, progcount[8:6] progcount[5:0], regsel[1:0]
注释
1. progcount[8:0] = 值 的 程序 计数器 在哪里 trap occurs (看 表格 vi).
2. regsel[1:0] 选择 一个 的 四 寄存器 (看 数据 俘获 寄存器 部分).
表格 xviii. 数据 俘获 读 format
字节 0 字节 1 字节 2 字节 3 字节 4 字节 5
00000, r/wb, adr[9:8] adr[7:0] 00000000 data[23:16] data[15:8] data[7:0]
表格 xix. safeload 寄存器 写 format
字节 0 字节 1 字节 2 字节 3 字节 4 字节 5
00000, r/wb, adr[9:8] adr[7:0] paramadr[7:0] 00, param[21:16] param[15:8] param[7:0]
INITIALIZATION
电源-向上 sequence
这 ad1953 有 一个 建造-在 电源-向上 sequence 那 initializes
这 内容 的 所有 内部的 rams. 在 这个 时间, 这 内容
的 这 内部的 程序 激励 只读存储器 是 copied 至 这 内部的
程序 内存 记忆, 和 likewise 这 spi 参数 内存
是 filled 和 值 从 它的 有关联的 激励 只读存储器. 这 数据
memories 是 也 cleared 在 这个 时间.
这 激励 sequence lasts 为 1024 mclk 循环 和 开始 在
这 rising 边缘 的 这 resetb 管脚. 自从 这 激励 sequence
需要 一个 稳固的 主控 时钟, 这 用户 应当 避免 writing 至
或者 读 从 这 spi 寄存器 在 这个 时期 的 时间.
便条 那 这 default 电源-在 状态 的 这 内部的 时钟 模式
电路系统 是 512
×
f
S
, 或者 关于 24 mhz 为 正常的 音频的 样本
比率. 这个 模式 bypasses 所有 这 内部的 时钟 doublers 和
准许 这 外部 主控 时钟 至 直接地 运作 这 dsp
核心. 如果这 外部 主控 时钟 是 256
×
f
S
, 然后 这 激励 sequence
将 运作 在 这个 减少 时钟 比率 和 引领slightly 变长 至
完全. 之后 这 激励 sequence 有finished, 这 时钟 模式
将 是 设置 通过 这 spi 端口. 为 例子, 如果 这外部 主控
时钟 频率 是 256
×
f
S
时钟, 这 激励sequence 将
引领 1024 256
×
f
S
时钟 循环 至完全,之后 这个 一个
spi 写 可以 出现 至 放 这 ad1953 在256
×
f
S
模式.
这 default 状态 的 这 mclk 输入 选择 是 mclk0. 自从
这个 输入 选择 是 控制 使用 这 spi 端口, 和 这 spi
端口 不能 是 写 至 直到 这 激励 sequence 是 完全,
那里 必须 是 一个 稳固的 主控 时钟 信号 呈现 在 这 mclk0
管脚 在 开始-向上.
设置 这 时钟 模式
这 ad1953 包含 一个 时钟 doubler 电路 那 是 使用 至
发生 一个 内部的 512
×
f
S
时钟 当 这 外部 时钟 是
256
×
f
S
. 这 时钟 模式 是 设置 用 writing 至 位 2 的 控制
寄存器 2.
当 这 时钟 模式 是 changed, 它 是 可能 那 一个 glitch 将
出现 在 这 内部的 mclk 信号. 这个 将 导致 这 proces-
sor 至 无意地 写 一个 incorrect 值 在 这 数据 内存,
这个 可以 导致 一个 音频的 流行音乐 或者 click 声音. 至 阻止 这个,
它 是 推荐 那 这 下列的 程序 是 followed:
1. assert 这 软 电源-向下 位 (位 6 在 控制 寄存器 1)
至 停止 这 内部的 mclk.
2. 写 这 desired 时钟 模式 在 位 2 的 控制 寄存器 2.
3. wait 在 least 1 ms 当 这 时钟 doublers settle.
4. deassert 这 软 电源-向下 位.
一个 alternative 程序 是 至 initiate 一个 “soft shutdown” 的 这
处理器 核心 用 writing 一个 1 至 这 “halt program” 位 在 con-
trol 寄存器 1. 这个 initiates 一个 容积 ramp-向下 sequence
followed 用 一个 关闭 的 这 dsp 核心. once 这 核心 是 shut
向下 (这个 能 是 核实 用 读 位 1 从 控制
寄存器 1, 或者 用 waiting 在 least 20 ms), 这 新 时钟 模式
gram” 位 在 控制 寄存器 1.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com