首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1082583
 
资料名称:TDA8020HL
 
文件大小: 117222K
   
说明
 
介绍:
Dual smart card interface
 
 


: 点此下载
  浏览型号TDA8020HL的Datasheet PDF文件第5页
5
浏览型号TDA8020HL的Datasheet PDF文件第6页
6
浏览型号TDA8020HL的Datasheet PDF文件第7页
7
浏览型号TDA8020HL的Datasheet PDF文件第8页
8

9
浏览型号TDA8020HL的Datasheet PDF文件第10页
10
浏览型号TDA8020HL的Datasheet PDF文件第11页
11
浏览型号TDA8020HL的Datasheet PDF文件第12页
12
浏览型号TDA8020HL的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2001 8月 15 9
飞利浦 半导体 产品 规格
双 smart card 接口 TDA8020HL
R
EADING 状态
开始, 地址, 读, 状态 字节, stop.
表格 4
状态 位 (所有 位 cleared 之后 电源-在, 除了 supl 和 pres)
当 一个 的 这 位 presl, 沉默的, early 和 prot 是 设置, 然后 管脚 irq 变得 低 直到 这 状态 字节 有 被
读. 之后 电源-在, 位 supl 是 设置 直到 这 状态 字节 有 被 读, 和 管脚 irq 是 低 直到 这 supervisor
变为 inactive.
名字 描述
PRES 0 设置 当 这 card 是 呈现; 重置 当 这 card 是 不 呈现
PRESL 1 设置 当 这 card 有 被 inserted 或者 提取; 重置 当 这 状态 有 被 读
i/o 2 设置 当 i/o 是 高 和 重置 如果 i/o 是 低
SUPL 3 设置 当 这 supervisor 有 signalled 一个 故障; 重置 当 这 状态 有 被 读
PROT 4 设置 当 一个 超载 或者 一个 overheating 有 occurred 在 一个 session; 重置 当 这
状态 有 被 读
沉默的 5 设置 在 atr 当 这 选择 card 有 不 answered 在 这 iso 7816 时间 slots
EARLY 6 设置 在 atr 当 这 选择 card 有 answered too early
起作用的 7 设置 如果 这 card 是 起作用的; 重置 如果 这 card 是 inactive
直流/直流 转换器
V
CC1
是 这 供应 电压 为 card 1 联系, v
CC2
card 2 联系. Card 1 card 2 independently
powered-向下, powered 在 5 v 或者 powered 在 3 v. 一个
电容 类型 步伐-向上 转换器 是 使用 为 generating
这些 电压. 这个 步伐-向上 转换器 acts 也 作 一个
doubler, tripler 或者 追随着.
如果 V
CC
最大 V
CC1
V
CC2
, 然后 那里
是 4 可能 situations:
V
DD
= 3 V V
CC
= 3 v: 在 这个 情况, 这 直流/直流
转换器 acts 作 一个 doubler 和 一个 规章制度 的
大概 4.0 V
V
DD
= 3 V V
CC
= 5 v: 在 这个 情况, 这 直流/直流
转换器 acts 作 一个 tripler 和 一个 规章制度 的
大概 5.5 V
V
DD
= 5 V V
CC
= 3 v: 在 这个 情况, 这 直流/直流
转换器 acts 作 一个 追随着: v
DD
是 应用 在 v
向上
V
DD
= 5 V V
CC
= 5 v: 在 这个 情况, 这 直流/直流
转换器 acts 作 一个 doubler 和 一个 规章制度 的
大概 5.5 v.
转变 模式 automatically executed
当 v
DD
是 大概 3.4 v.
各自 card independently 绘制 一个 电流 向上 65 毫安,
触发, 一个 供应 电压 2.5 V 向上
至 6.5 v 提供 这 总 的 i
CC1
I
CC2
做 不
超过 80 毫安.
如果 V
DD
> 3 v, 5 V cards, 然后 两个都 cards 绘制 向上
55 毫安 在 这 一样 时间.
如果 V
DD
> 3.3 v, 3 V cards, 然后 两个都 cards 绘制 向上
至 50 毫安 在 这 一样 时间.
直流/直流 转换器 powered 明确的 管脚 (v
DDA
agnd) 至 使能 独立的 解耦.
这 输出 电压, v
向上
, 是 内部 喂养 至 这 v
CC
发生器. V
CC1
,v
CC2
cgnd1, CGND2 使用
一个 涉及 为 所有 其它 cards 联系.
sequencers 和 时钟 计数器
二 sequencers 是 使用 至 确保 触发 和
deactivation sequences 符合 至 iso 7816 和
EMV norms, 甚至 在 这 事件 的 一个 emergency (card
除去 transaction, 供应 漏出-输出 硬件
问题).
这 sequencers 是 clocked 用 这 内部的 振荡器.
这 触发 的 一个 card 是 initiated 用 设置 这 card
选择 开始 在里面 控制 寄存器. 这个
仅有的 可能 如果 这 card 是 呈现 和 如果 这 电压
supervisor 是 不 起作用的.
触发 直流/直流 转换器 initiated (除了
如果 另一 card 是 already powered 向上 或者 如果 v
DD
= 5 v 和
V
CC
= 3 v). v
CC
然后 变得 高 至 这 选择 电压
(3 或者 5 v), 这 i/o 线条 是 然后 使能 和 这 时钟 是
started 和 rst 低.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com