飞利浦 半导体 产品 规格
74ALVCH16821
20-位 总线-接口 d-类型 flip-flop;
积极的-边缘 触发 (3-状态)
2
1998 将 29 853-2066 19467
特性
•
宽 供应 电压 范围 的 1.2v 至 3.6v
•
遵守 和 电子元件工业联合会 标准 非. 8-1a
•
电流 驱动
±
24 毫安 在 3.0 v
•
cmos 低 电源 消耗量
•
直接 接口 和 ttl 水平
•
MULTIBYTE
TM
流动-通过 标准 管脚-输出 architecture
•
低 电感 多样的 v
CC
和 地面 管脚 为 最小 噪音
和 地面 bounce
•
所有 数据 输入 有 总线 支撑
•
输出 驱动 能力 50
Ω
传递 线条 @ 85
°
C
描述
这 74alvch16821 有 二 10-位, 边缘 triggered 寄存器, 和
各自 寄存器 结合 至 一个 3-状态 输出 缓存区. 这 二 sections 的
各自 寄存器 是 控制 independently 用 这 时钟 (ncp) 和
输出 使能 (noe
) 控制 门.
各自 寄存器 是 全部地 边缘 triggered. 这 状态 的 各自 d 输入, 一个
设置-向上 时间 在之前 这 低-至-高 时钟 转变, 是 transferred 至
这 相应的 flip-flop’s q 输出.
当 noe
是 低, 这 数据 在 这 寄存器 呈现 在 这 输出.
当 noe
是 高, 这 输出 是 在 高 阻抗 止 状态.
运作 的 这 noe
输入 做 不 影响 这 状态 的 这 flip-flops.
这 74alvch16821 有 起作用的 总线 支撑 电路系统 这个 是 提供
至 支撑 unused 或者 floating 数据 输入 在 一个 有效的 逻辑 水平的. 这个
特性 排除 这 需要 为 外部 拉-向上 或者 拉-向下
电阻器.
快 涉及 数据
地 = 0v; t
amb
= 25
°
c; t
r
= t
f
≤
2.5ns
标识
参数 情况 典型 单位
t
PHL
/t
PLH
传播 延迟
ncp 至 nq
n
V
CC
= 2.5v, c
L
= 30pf
V
CC
= 3.3v, c
L
= 50pf
2.6
2.5
ns
C
I
输入 电容 5.0 pF
C 电源 消耗 电容 每 缓存区 V = 地 至 V
CC
1
输出 使能 33
pFC
PD
电源 消耗 电容 每 缓存区 V
I
=地至 v
CC
1
输出 无能 17
pF
F
最大值
最大 时钟 频率
V
CC
= 2.5v, c
L
= 30pf
V
CC
= 3.3v, c
L
= 50pf
250
350
MHz
便条:
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
w):
P
D
= c
PD
×
V
CC
2
×
f
i
+
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz; c
L
= 输出 加载 电容 在 pf;
f
o
= 输出 频率 在 mhz; v
CC
= 供应 电压 在 v;
(c
L
×
V
CC
2
×
f
o
) = 总 的 输出.
订货 信息
包装 温度 范围 外部 北 america 北 america dwg 号码
56-管脚 塑料 ssop 类型 iii –40
°
c 至 +85
°
C 74alvch16821 dl ach16821 dl sot371-1
56-管脚 塑料 tssop 类型 ii –40
°
c 至 +85
°
C 74alvch16821 dgg ach16821 dgg sot364-1