首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:10840
 
资料名称:MX27C8000APC-15
 
文件大小: 936.26K
   
说明
 
介绍:
8M-BIT [1M x8] CMOS EPROM
 
 


: 点此下载
  浏览型号MX27C8000APC-15的Datasheet PDF文件第1页
1

2
浏览型号MX27C8000APC-15的Datasheet PDF文件第3页
3
浏览型号MX27C8000APC-15的Datasheet PDF文件第4页
4
浏览型号MX27C8000APC-15的Datasheet PDF文件第5页
5
浏览型号MX27C8000APC-15的Datasheet PDF文件第6页
6
浏览型号MX27C8000APC-15的Datasheet PDF文件第7页
7
浏览型号MX27C8000APC-15的Datasheet PDF文件第8页
8
浏览型号MX27C8000APC-15的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2
MX27C8000A
rev.1.2, jul. 19, 2001
p/n: pm00764
程序 inhibit 模式
程序编制 的 多样的 mx27c8000as 在 并行的 和
不同的 数据 是 也 容易地 accomplished 用 使用 这
程序 inhibit 模式. 除了 为 ce 和 oe, 所有 像
输入 的 这 并行的 mx27c8000a 将 是 一般. 一个
ttl 低-水平的 程序 脉冲波 应用 至 一个 mx27c8000a
ce 输入 和 oe/vpp = 12.5
±
0.5 vwill 程序 那
mx27c8000a. 一个 高-水平的 ce 输入 inhibits 这 其它
mx27c8000as 从 正在 编写程序.
程序 核实 模式
verification 应当 是 执行 在 这 编写程序 位
至 决定 那 它们 是 correctly 编写程序. 这
verification 应当 是 执行 和 oe /vppand ce,
在 vil, 数据 应当 是 核实 tdv 之后 这 下落 边缘
的 ce.
自动 identify 模式
这 自动 identify 模式 准许 这 读 输出 的 一个 二进制的
代号 从 一个 非易失存储器 那 将 identify 它的 生产者
和 设备 类型. 这个 模式 是 将 为 使用 用
程序编制 设备 为 这 目的 的 automatically
相一致 这 设备 至 是 编写程序 和 它的
相应的 程序编制 algorithm. 这个 模式 是
函数的 在 这 25
°
C
±
5
°
c 包围的 温度 范围
那 是 必需的 当 程序编制 这 mx27c8000a.
至 活动 这个 模式, 这 程序编制 设备 必须
强迫 12.0
±
0.5 v 在 地址 线条 a9 的 这 设备. 二
identifier 字节 将 然后 是 sequenced 从 这 设备
输出 用 toggling 地址 线条 a0 从 vil 至 vih. 所有
其它 地址 线条 必须 是 使保持 在 vil 在 自动
identify 模式.
字节 0 ( a0 = vil) 代表 这 生产者 代号, 和
字节 1 (a0 = vih), 这 设备 identifier 代号. 为 这
mx27c8000a, 这些 二 identifier 字节 是 给 在 这
模式 选择 表格. 所有 identifiers 为 生产者 和
设备 代号 将 possess odd parity, 和 这 msb (q7)
定义 作 这 parity 位.
读 模式
这 mx27c8000a 有 二 控制 功能, 两个都 的
这个 必须 是 logically satisfied 在 顺序 至 获得 数据
在 这 输出. 碎片 使能 (ce) 是 这 电源 控制 和
函数的 描述
这 程序编制 的 这 mx27c8000a
当 这 mx27c8000a 是 delivered, 或者 它 是 erased, 这
碎片 有 所有 8m 位 在 这 "一个" 或者 高 状态. "zeros"
是 承载 在 这 mx27c8000a 通过 这 程序
的 程序编制.
为 程序编制, 这 数据 至 是 编写程序 是 应用
和 8 位 在 并行的 至 这 数据 管脚.
vcc 必须 是 应用 同时发生地 或者 在之前 vpp, 和
移除 同时发生地 或者 之后 vpp. 当
程序编制 一个 mxic 非易失存储器, 一个 0.1uf 电容 是
必需的 横过 vpp 和 地面 至 压制 spurious
电压 过往旅客 这个 将 损坏 这 设备.
快 程序编制
这 设备 是 设置 向上 在 这 快 程序编制 模式 当
这 程序编制 电压 oe/vpp = 12.75v 是 应用,
和 vcc = 6.25 v (algorithm 是 显示 在 图示 1). 这
程序编制 是 达到 用 应用 一个 单独的 ttl 低
水平的 50us 脉冲波 至 这 ce 输入 之后 地址 和 数据
线条 是 稳固的. 如果 这 数据 是 不 核实, 一个 额外的
脉冲波 是 应用 为 一个 最大 的 25 脉冲. 这个
处理 是 重复的 当 sequencing 通过 各自
地址 的 这 设备. 当 这 程序编制 模式 是
完成, 这 数据 在 所有 地址 是 核实 在 vcc = 5v
±
10%.
块 图解
控制
逻辑
输出
缓存区
Q0~Q7
CE
oe/vpp
A0~A19
地址
输入
y-解码器
x-解码器
y-选择
8m 位
CELL
MAXTRIX
VCC
.
.
.
.
.
.
.
.
.
.
.
.
.
.
.
.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com