首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1094016
 
资料名称:IDT72V3644
 
文件大小: 362618K
   
说明
 
介绍:
3.3 VOLT CMOS SyncBiFIFO?
 
 


: 点此下载
  浏览型号IDT72V3644的Datasheet PDF文件第4页
4
浏览型号IDT72V3644的Datasheet PDF文件第5页
5
浏览型号IDT72V3644的Datasheet PDF文件第6页
6
浏览型号IDT72V3644的Datasheet PDF文件第7页
7

8
浏览型号IDT72V3644的Datasheet PDF文件第9页
9
浏览型号IDT72V3644的Datasheet PDF文件第10页
10
浏览型号IDT72V3644的Datasheet PDF文件第11页
11
浏览型号IDT72V3644的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
8
商业的 温度 范围
idt72v3624/72v3634/72v3644 3.3v cmos syncbififo
TM
和 总线-相一致
256 x 36 x 2, 512 x 36 x 2, 1,024 x 36 x 2


IDT72V3624L10
(1)
IDT72V3624L15
IDT72V3634L10
(1)
IDT72V3634L15
IDT72V3644L10
(1)
IDT72V3644L15
标识 参数 最小值 最大值 最小值 最大值 单位
f
S
时钟 频率, clka 或者 clkb 100 66.7 MHz
t
CLK
时钟 循环 时间, clka 或者 clkb 10 15 ns
t
CLKH
脉冲波 持续时间, clka 或者 clkb 高 4.5 6 ns
t
CLKL
脉冲波 持续时间, clka 和 clkb 低 4.5 6 ns
t
DS
建制 时间, a0-a35 在之前 clka
和 b0-b35 在之前 clkb
3—4 —ns
t
ENS1
建制 时间
CSA
在之前 clka
;
CSB
在之前 clkb
↑4
4.5 ns
t
ENS2
建制 时间 ena, w/
R
一个 和 mba 在之前 clka
; enb,
W
/rb 和 mbb
3
4.5 ns
在之前 clkb
t
RSTS
建制 时间,
MRS1
,
MRS2
,
PRS1
, 或者
PRS2
低 在之前 clka
或者 clkb
(2)
5—5 —ns
t
FSS
建制 时间, fs0 和 fs1 在之前
MRS1
MRS2
7.5 7.5 ns
t
BES
建制 时间, 是/
FWFT
在之前
MRS1
MRS2
7.5 7.5 ns
t
SPMS
建制 时间,
SPM
在之前
MRS1
MRS2
7.5 7.5 ns
t
SDS
建制 时间, fs0/sd 在之前 clka
3—4 —ns
t
敏感性
建制 时间, fs1/
SEN
在之前 clka
3—4 —ns
t
FWS
建制 时间, 是/
FWFT
在之前 clka
0—0 —ns
t
DH
支撑 时间, a0-a35 之后 clka
和 b0-b35 之后 clkb
0.5 1 ns
t
ENH
支撑 时间,
CSA
, w/
R
一个, ena, 和 mba 之后 clka
;
CSB
,
W
/rb, enb, 和 0.5 1 ns
mbb 之后 clkb
t
RSTH
支撑 时间,
MRS1
,
MRS2
,
PRS1
或者
PRS2
低 之后 clka
或者 clkb
(2)
4—4 —ns
t
FSH
支撑 时间, fs0 和 fs1 之后
MRS1
MRS2
2 2 ns
t
BEH
支撑 时间, 是/
FWFT
之后
MRS1
MRS2
2 2 ns
t
SPMH
支撑 时间,
SPM
之后
MRS1
MRS2
2 2 ns
t
SDH
支撑 时间, fs0/sd 之后 clka
0.5 1 ns
t
SENH
支撑 时间, fs1/
SEN
高 之后 clka
0.5 1 ns
t
SPH
支撑 时间, fs1/
SEN
高 之后
MRS1
MRS2
2 2 ns
t
SKEW1
(3)
skew 时间 在 clka
和 clkb
EFA
/ora,
EFB
/orb,
FFA
/ira, 5 7.5 ns
FFB
/irb
t
SKEW2
(3,4)
skew 时间 在 clka
和 clkb
AEA
,
AEB
,
AFA
, 和
AFB
12 12 ns
注释:
1. 为 10ns (100 mhz 运作), v
CC
= 3.3v +/- 0.15v; t
一个
= 0
°
至 +70
°
c; 电子元件工业联合会 jesd8-一个 一致的.
2. 必要条件 至 计数 这 时钟 边缘 作 一个 的 在 least 四 需要 至 重置 一个 先进先出.
3. skew 时间 是 不 一个 定时 constraint 为 恰当的 设备 运作 和 是 仅有的 包含 至 illustrate 这 定时 relationship 在 clka 循环 和 clkb 循环.
4. 设计 simulated, 不 测试.
5. 工业的 温度 范围 是 有 用 特定的 顺序.
商业的: v
CC
= 3.3v +/- 0.30v; 为 10ns (100 mhz operation), v
CC
= 3.3v +/- 0.15v ; t
一个
= 0
°
cto +70
°
c; 电子元件工业联合会 jesd8-一个 一致的
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com