1-17
记忆 控制 信号
POE
PSDRAS
PGPL2
输出
输出
输出
总线 输出 使能
输出 的 这 总线 gpcm. 控制 这 输出 缓存区 的 记忆 设备 在 读
行动.
总线 sdram ras
输出 从 这 总线 sdram 控制. 这个 管脚 应当 连接 至 这 sdram
行 地址 strobe (ras) 输入 信号.
总线 upm 一般-目的 线条 2
一个 的 六 一般-目的 输出 线条 从 这 upm. 这 值 和 定时 的
这个 管脚 是 编写程序 在 这 upm.
PSDCAS
PGPL3
输出
输出
总线 sdram cas
输出 从 这 总线 sdram 控制. 这个 管脚 应当 连接 至 这 sdram
column 地址 strobe (cas) 输入 信号.
总线 upm 一般-目的 线条 3
一个 的 六 一般-目的 输出 线条 从 这 upm. 这 值 和 定时 的
这个 管脚 是 编写程序 在 这 upm.
PGTA
PUPMWAIT
PPBS
PGPL4
输入
输入
输出
输出
gpcm ta
terminates transactions 在 gpcm 运作. 需要 一个 外部 拉 向上
电阻 为 恰当的 运作.
总线 upm wait
输入 至 这 upm. 一个 外部 设备 能 支撑 这个 管脚 高 至 强迫 这 upm 至 wait
直到 这 设备 是 准备好 为 这 运作 至 continue.
总线 parity 字节 选择
在 系统 在 这个 数据 parity 是 贮存 在 一个 独立的 碎片, 这个 输出 是 这
字节-选择 为 那 碎片.
总线 upm 一般-目的 线条 4
一个 的 六 一般-目的 输出 线条 从 这 upm. 这 值 和 定时 的
这个 管脚 是 编写程序 在 这 upm.
PSDAMUX
PGPL5
输出
输出
总线 sdram 地址 多路调制器
控制 这 sdram 地址 多路调制器 当 这 msc8103 是 在 外部 主控
模式.
总线 upm 一般-目的 线条 5
一个 的 六 一般-目的 输出 线条 从 这 upm. 这 值 和 定时 的
这个 管脚 是 编写程序 在 这 upm.
表格 1-6.
记忆 控制 信号 (持续)
信号
数据
流动
描述