altera 公司 13
最大值 7000a 可编程序的 逻辑 设备 数据 薄板
图示 5. 最大值 7000a pia routing
当 这 routing 延迟 的 频道-为基础 routing schemes 在 masked 或者
fpgas 是 cumulative, 能变的, 和 path-依赖, 这 最大值 7000A
pia 有 一个 predictable 延迟. 这 pia 制造 一个 设计’s 定时
效能 容易 至 预言.
i/o 控制 blocks
这 i/o 控制 块 准许 各自 i/o 管脚 至 是 individually 配置
为 输入, 输出, 或者 双向的 运作. 所有 i/o 管脚 有 一个 tri-state
缓存区 那 是 individually 控制用 一个 的 这 global 输出 使能
信号 或者 直接地 连接 至 地面 或者 v
CC
.图示 6显示 这 i/o
控制 块 为 最大值 7000a 设备.这 i/o 控制 块 有 6 或者
10 global 输出 使能 信号 那 are 驱动 用 这 真实 或者 complement
的 二 输出 使能 signals, 一个 subset 的 这 i/o管脚, 或者 一个 subset 的 这
i/o macrocells.
至 lab
pia 信号