WM8750L
初步的 技术的 数据
w
ptd rev 2.0 六月 2003
24
寄存器
地址
位 LABEL DEFAULT 描述
8:7 ALCSEL
[1:0]
00
(止)
alc 函数 选择
00 = alc 止 (pga 增益 设置 用 寄存器)
01 = 正确的 频道 仅有的
10 = left 频道 仅有的
11 = 立体的 (pga 寄存器 unused)
便条: 确保 那 linvol 和
rinvol settings (reg. 0 和 1) 是
这 一样 在之前 进去 这个 模式.
6:4 MAXGAIN
[2:0]
111
(+30db)
设置 最大 增益 的 pga
111 : +30db
110 : +24db
….(-6db 步伐)
001 : -6db
000 : -12db
r17 (11h)
alc 控制 1
3:0 ALCL
[3:0]
1011
(-12db)
alc 目标 – sets 信号 水平的 在 模数转换器
输入
0000 = -28.5db fs
0001 = -27.0db fs
… (1.5db 步伐)
1110 = -7.5db fs
1111 = -6db fs
7 ALCZC 0 (零
交叉
止)
alc 使用 零 交叉 发现 电路.
r18 (12h)
alc 控制 2
3:0 HLD
[3:0]
0000
(0ms)
alc 支撑 时间 在之前 增益 是 增加.
0000 = 0ms
0001 = 2.67ms
0010 = 5.33ms
… (时间 doubles 和 每 步伐)
1111 = 43.691s
7:4 DCY
[3:0]
0011
(192ms)
alc decay (增益 ramp-向上) 时间
0000 = 24ms
0001 = 48ms
0010 = 96ms
… (时间 doubles 和 每 步伐)
1010 或者 高等级的 = 24.58s
r19 (13h)
alc 控制 3
3:0 ATK
[3:0]
0010
(24ms)
alc attack (增益 ramp-向下) 时间
0000 = 6ms
0001 = 12ms
0010 = 24ms
… (时间 doubles 和 每 步伐)
1010 或者 高等级的 = 6.14s
表格 11 alc 控制
顶峰 limiter
至 阻止 修剪 当 一个大 信号occurs just之后 一个 时期的 安静,这 alc电路 包含 一个
limiter 函数. 如果 这 模数转换器 输入 信号 超过 87.5% 的 全部 规模 (–1.16db), 这 PGA 增益 是
ramped 向下 在 这 最大 attack 比率 (作当ATK =0000),直到这信号 水平的 falls 在下
87.5% 的 全部 规模. 这个 函数 是 automatically 使能 whenever 这 alc 是 使能.
便条:
如果 ATK = 0000, 然后 这 limiter制造 非 区别 至 这 运作 的 这 alc. 它 是 设计 至
阻止 修剪 当 长 attack 时间 是 使用.