93xx46x/56x/66x/76x/86x
ds21929a_cn
第
10
页
2005 微芯 技术 公司
3.0
功能描述
ORG
引脚连接到
V
CC
时,选择 (
x16
)架构。当它接
地时,选择 (
x8
)架构。指令、地址和要写入的数据
在时钟 (
CLK
)的上升沿移入
DI
引脚。除非是在从器
件中读取数据或者编程操作中检测
准备好/busy
状态
时,否则
做
引脚通常处于高阻态。在擦/写操作中通
过查询
做
引脚可以验证
准备好/busy
状态;
做
引脚
为低电平说明编程操作仍在进行,而
做
引脚为高电平
则说明器件已经就绪。在
CS
的下降沿
做
引脚将变成
高阻态。
3.1
起始条件
如果
CS
和
DI
引脚在
CLK
出现首个上升沿的时候同时
为高电平,器件就视之为起始位。
在检测到起始条件之前,
CS
、
CLK
和
DI
引脚可能呈任
意组合 (除了组成起始条件外),这都不会引发器件产
生任何操作(
读
、
写
、
擦掉
、
EWEN
、
EWDS
、
ERAL
或
WRAL
)。一旦
CS
引脚变为高电平,器件将
脱离待机模式。
仅当指令所需的操作码、地址和数据位都已经输入,器
件才会执行紧跟在起始条件之后的指令。
3.2
数据输入/数据输出 (
di/做
)
数据输入引脚和数据输出引脚可以连接在一起。然而这
样连接的话,如果
A0
处于逻辑高电平,则有可能在读
操作之前的虚零 (
dummy 零
)期间发生
“
总线冲
突”。在这种情况下,数据输出引脚上所呈现出来的电
压电平并不确定,它取决于数据输出引脚与驱动
A0
的
信号源的相对阻抗。驱动器电流源输出能力越强,数据
输出引脚上的电压就越高。为了限制电流,应该在
DI
引
脚和
做
引脚之间串接一个电阻。
3.3
数据保护
如果
V
CC
低于
1.5v
的典型电压值(适用于
93AAXX
和
93LCXX
器件)或
3.8v
的典型电压值 (适用于
93CXX
器件),所有的操作模式都将被禁止。
在正常操作过程中,
EWEN
和
EWDS
命令可以提供额
外保护以避免发生意外编程操作。
上电后,器件自动处于
EWDS
模式。因此,在初始的
擦掉
指令或
写
指令执行之前,必须执行一条
EWEN
指令。
方框图
注: 准备发送指令的时候,当
CS
引脚翻转为高
电平时,
CLK
和
DI
两个引脚信号电平中的
一个必须为逻辑低电平。
注: 若需要额外保护,应该在每个写操作后执
行
EWDS
命令,另外还要在
CS
引脚上添
加一个外部下拉保护电阻,阻值为
10 k
Ω。
注: 为了避免在
93xx76c/86c
器件的阵列中意
外写入数据,
PE
引脚须设置为逻辑低电
平。