24LCS22A
ds21682c-页 6
©
2005 微芯 技术 公司
图示 3-3: 显示 运作 每 ddc
标准 proposed 用 vesa
®
交流
是 空闲
是 vsync
呈现?
非
send edid™ continuously
使用 vsync 作 时钟
高-至-低
转变 在
scl?
非
Yes
Yes
停止 sending edid.
转变 至 ddc2™ 模式.
显示 有
转变 状态
?
optional
设置 vsync 计数器 =
0
改变 在
vclk 线条?
scl, sda 或者
非
Yes
高 - 低
转变 在 scl
?
重置 vsync 计数器 =
0
非
Yes
有效的
received?
ddc2 地址
非
非
VCLK
循环?
Yes
increment vclk 计数器
Yes
转变 后面的 至 ddc1™
模式.
ddc2 交流
空闲. 显示 waiting 为
地址 字节.
DDC2B
地址
received?
Yes
receive ddc2b
command
respond 至 ddc2b
command
是 显示
进入.bus™
Yes
有效的 进入.总线
地址?
非
Yes
看 进入.总线
规格 至 决定
准确无误的 程序.
Yes
非
Yes
非
非
非
这 24lcs22a 是 设计 至
显示 电源-在
或者
ddc 电路 powered
从 +5 伏特
或者 开始 计时器
重置 计数器 或者 计时器
(如果 适合的)
计数器=128 或者
计时器 expired?
高-至-低
转变 在
scl?
非
Yes
遵守 至 这 portion 的 flowchart inside dash 盒
便条 1:
这 根基 flowchart 是 版权
1993, 1994, 1995 video 电子的 标准 协会 (vesa) 从
vesa’s 显示 数据 频道 (ddc) 标准 proposal ver. 2p rev. 0, 使用 用 许可 的 vesa.
2:
这 dash 盒 和 text “the 24lcs22a 和... inside dash 盒.” 是 增加 用 微芯 技术 公司
3:
vsync 信号 是 正常情况下 使用 至 derive 一个 信号 为 vclk 管脚 在 这 24lcs22a.
有能力?