首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1104306
 
资料名称:LTC2284CUP
 
文件大小: 695K
   
说明
 
介绍:
Dual 14-Bit, 105Msps Low Power 3V ADC
 
 


: 点此下载
  浏览型号LTC2284CUP的Datasheet PDF文件第11页
11
浏览型号LTC2284CUP的Datasheet PDF文件第12页
12
浏览型号LTC2284CUP的Datasheet PDF文件第13页
13
浏览型号LTC2284CUP的Datasheet PDF文件第14页
14

15
浏览型号LTC2284CUP的Datasheet PDF文件第16页
16
浏览型号LTC2284CUP的Datasheet PDF文件第17页
17
浏览型号LTC2284CUP的Datasheet PDF文件第18页
18
浏览型号LTC2284CUP的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
LTC2284
15
2284f
V
CM
SENSE
1.5v
0.75v
2.2
µ
F
12k
1
µ
F
12k
2284 f10
LTC2284
V
CM
REFH
SENSE
系 至 v
DD
为 2v 范围;
系 至 v
CM
为 1v 范围;
范围 = 2 • v
SENSE
0.5v < v
SENSE
< 1v
1.5v
REFL
2.2
µ
F
2.2
µ
F
内部的 模数转换器
高 涉及
缓存区
0.1
µ
F
2284 f09
4
diff 放大
1
µ
F
1
µ
F
内部的 模数转换器
低 涉及
1.5v bandgap
涉及
1V
0.5v
范围
发现
控制
LTC2284
APPLICATIOs i 为 atio
WUUU
涉及 运作
图示 9 显示 这 ltc2284 涉及 电路系统 consisting
的 一个 1.5v bandgap 涉及, 一个 区别 放大器 和
切换 和 控制 电路. 这 内部的 电压 谈及-
ence 能 是 配置 为 二 管脚 可选择的 输入 范围
的 2v (
±
1v 差别的) 或者 1v (
±
0.5v 差别的). tying 这
sense 管脚 至 v
DD
选择 这 2v 范围; tying 这 sense
管脚 至 v
CM
选择 这 1v 范围.
这 1.5v bandgap 涉及 serves 二 功能: 它的
输出 提供 一个 直流 偏差 要点 为 设置 这 一般
模式 电压 的 任何 外部 输入 电路系统; additionally,
这 涉及 是 使用 和 一个 区别 放大器 至 gener-
ate 这 差别的 涉及 水平 需要 用 这 内部的
模数转换器 电路系统. 一个 外部 绕过 电容 是 必需的 为
这 1.5v 涉及 输出, v
CM
. 这个 提供 一个 高
频率 低 阻抗 path 至 地面 为 内部的 和
外部 电路系统.
这 区别 放大器 发生 这 高 和 低 谈及-
ence 为 这 模数转换器. 高 速 切换 电路 是
连接 至 这些 输出 和 它们 必须 是 externally
绕过. 各自 输出 有 二 管脚. 这 多样的 输出
管脚 是 需要 至 减少 包装 电感. 绕过
电容 必须 是 连接 作 显示 在 图示 9. 各自
模数转换器 频道 有 一个 独立 涉及 和 它的 自己的
绕过 电容. 这 二 途径 能 是 使用 和 这
一样 或者 不同的 输入 范围.
其它 电压 范围 在 这 管脚 可选择的 范围
能 是 编写程序 和 二 外部 电阻器 作 显示
在 图示 10. 一个 外部 涉及 能 是 使用 用 应用
它的 输出 直接地 或者 通过 一个 电阻 分隔物 至 sense.
它 是 不 推荐 至 驱动 这 sense 管脚 和 一个 逻辑
设备. 这 sense 管脚 应当 是 系 至 这 适合的
水平的 作 关闭 至 这 转换器 作 可能. 如果 这 sense 管脚
是 驱动 externally, 它 应当 是 绕过 至 地面 作
关闭 至 这设备 作 可能 和 一个 1
µ
f 陶瓷的 电容.
为 这 最好的 频道 相一致, 连接 一个 外部 涉及
至 sensea 和 senseb.
图示 10. 1.5v 范围 模数转换器
图示 9. 相等的 涉及 电路
输入 范围
这 输入 范围 能 是 设置 为基础 在 这 应用. 这
2v 输入 范围 将 提供 这 最好的 信号-至-噪音 perfor-
mance 当 维持 极好的 sfdr. 这 1v 输入
范围 将 有 更好的 sfdr 效能, 但是 这 snr 将
降级 用 5.7db. 看 这 典型 效能 charac-
teristics 部分.
驱动 这 时钟 输入
这 clk 输入 能 是 驱动 直接地 和 一个 cmos 或者 ttl
水平的 信号. 一个 sinusoidal 时钟 能 也 是 使用 along 和
一个 低 jitter squaring 电路 在之前 这 clk 管脚 (图示 11).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com