LTC2284
9
2284f
变换 寄存器
和 纠正
DIFF
REF
放大
REF
BUF
2.2
µ
F
1
µ
F1
µ
F
0.1
µ
F
内部的 时钟 signalsrefh REFL
时钟/职责
循环
控制
范围
选择
1.5v
涉及
第一 pipelined
模数转换器 平台
fifth pipelined
模数转换器 平台
sixth pipelined
模数转换器 平台
fourth pipelined
模数转换器 平台
第二 pipelined
模数转换器 平台
REFH
REFL
CLK
OEMODE
OGND
OV
DD
2284 f01
输入
s/h
SENSE
V
CM
一个
在
–
一个
在
+
2.2
µ
F
第三 pipelined
模数转换器 平台
输出
驱动器
控制
逻辑
SHDN
的
D13
D0
•
•
•
shdna (管脚 59):
频道 一个 关闭 模式 选择
管脚. 连接 shdna 至 地 和 oea 至 地 结果
在 正常的 运作 和 这 输出 使能. 连接
shdna 至 地 和 oea 至 v
DD
结果 在 正常的 opera-
tion 和 这 输出 在 高 阻抗. 连接
shdna 至 v
DD
和 oea 至 地 结果 在 nap 模式 和
这 输出 在 高 阻抗. 连接 shdna 至 v
DD
和 oea 至 v
DD
结果 在 睡眠 模式 和 这 输出 在
高 阻抗.
模式 (管脚 60):
输出 format 和 时钟 职责 循环
stabilizer 选择 管脚. 便条 那 模式 控制 两个都
途径. 连接 模式 至 地 选择 补偿 二进制的
输出 format 和 转变 这 时钟 职责 循环 stabilizer 止.
1/3 v
DD
选择 补偿 二进制的 输出 format 和 转变 这
时钟 职责 循环 stabilizer 在. 2/3 v
DD
选择 2’s comple-
ment 输出 format 和 转变 这 时钟 职责 循环
UU
U
pi fu ctio s
stabilizer 在. v
DD
选择 2’s complement 输出 format
和 转变 这 时钟 职责 循环 stabilizer 止.
V
CMA
(管脚 61):
频道 一个 1.5v 输出 和 输入 一般
模式 偏差. 绕过 至 地面 和 2.2
µ
f 陶瓷的 碎片
电容. 做 不 连接 至 v
CMB
.
sensea (管脚 62):
频道 一个 涉及 程序编制 管脚.
连接 sensea 至 v
CMA
选择 这 内部的 涉及
和 一个
±
0.5v 输入 范围. v
DD
选择 这 内部的 涉及
和 一个
±
1v 输入 范围. 一个 外部 涉及 更好 比
0.5v 和 较少 比 1v 应用 至 sensea 选择 一个 输入
范围 的
±
V
SENSEA
.
±
1v 是 这 largest 有效的 输入 范围.
地 (exposed 垫子) (管脚 65):
模数转换器 电源 地面. 这
exposed 垫子 在 这 bottom 的 这 包装 needs 至 是
焊接 至 地面.
FUNCTIONal 块 diagra
UU
W
图示 1. 函数的 块 图解 (仅有的 一个 频道 是 显示)