11
ltc1591/ltc1597
表格 1
控制 输入
CLR WR LD 寄存器 运作
0 X X 重置 输入 和 dac 寄存器 至 所有 0s 为 ltc1591/ltc1597 和 midscale 为 ltc1591-1/ltc1597-1 (异步的 运作)
1 0 0 加载 输入 寄存器 和 所有 14/16 数据 位
1 1 1 加载 dac 寄存器 和 这 内容 的 这 输入 寄存器
1 0 1 输入 和 dac 寄存器 是 transparent
1 clk = ld 和 wr 系 一起. 这 14/16 数据 位 是 承载 在 这 输入 寄存器 在 这 下落 边缘 的 这 clk 和 然后
承载 在 这 dac 寄存器 在 这 rising 边缘 的 这 clk
1 1 0 非 寄存器 运作
真实 表格
块 diagra sM
W
LTC1591
96k
12k
12k
96k
48k
96k
48k
96k
解码器
D13
(msb)
D11
D12
D13
D10 D9 D0
(lsb)
加载
V
CC
REF R
FB
I
OUT1
AGND
CLR
28
DGND
22
1591 bd
dac 寄存器
48k 48k 48k 48k 48k 48k 48k
12k
8
23
R1
3
R
COM
2
1
LD
9
10
D12
11
D2
21
D1
24
D0
25
NC
27
NC
26
WR
7
6
5
R
OFS
4
• • •
12k
WR
输入 寄存器
• • • •
RST
RST