ds87c520/ds83c520 非易失存储器/只读存储器 高-速 微控制器
6 的 45
管脚 描述 (持续)
管脚
插件 plcc tqfp
名字 函数
21 24 18 p2.0 (a8)
22 25 19 p2.1 (a9)
23 26 20 p2.2 (a10)
24 27 21 p2.3 (a11)
25 28 22 p2.4 (a12)
26 29 23 p2.5 (a13)
27 30 24 p2.6 (a14)
28 31 25 p2.7 (a15)
端口 2 (a8–15), i/o
. 端口 2 是 一个 双向的 i/o 端口. 这 重置
情况 的 端口 2 是 逻辑 高. 在 这个 状态, 一个 弱 pullup holds
这 端口 高. 这个 情况 也 serves 作 一个 输入 模式, 自从
任何 外部 电路 那 写 至 这 端口 将 克服 这 弱
pullup. 当 软件 写 一个 0 至 任何 端口 管脚, 这
ds87c520/ds83c520 将 活动 一个 强 pulldown 那
仍然是 在 直到 也 一个 1 是 写 或者 一个 重置 occurs. writing 一个 1
之后 这 端口 有 被 在 0 将 导致 一个 强 转变 驱动器 至
转变 在, followed 用 一个 weaker sustaining pullup. once 这
momentary 强 驱动器 转变 止, 这 端口 又一次 变为 两个都 这
输出 高 和 输入 状态. 作 一个 alternate 函数 端口 2 能
函数 作 msb 的 这 外部 地址 总线. 这个 总线 能 是 使用
至 读 外部 只读存储器 和 读/写 外部 内存 记忆 或者
peripherals.
10 11 5 p3.0
11 13 7 p3.1
12 14 8 p3.2
13 15 9 p3.3
14 16 10 p3.4
15 17 11 p3.5
16 18 12 p3.6
17 19 13 p3.7
端口 3, i/o.
端口 3 功能 作 两个都 一个 8-位, 双向的 i/o
端口 和 一个 alternate 函数的 接口 为 外部 中断,
串行 端口 0, 计时器 0 和 1 输入, 和
RD
和
WR
strobes. 这
重置 情况 的 端口 3 是 和 所有 位 在 一个 逻辑 1. 在 这个 状态, 一个
弱 pullup holds 这 端口 高. 这个 情况 也 serves 作 一个
输入 模式, 自从 任何 外部 电路 那 写 至 这 端口 将
克服 这 弱 pullup. 当 软件 写 一个 0 至 任何 端口
管脚, 这 ds87c520/ds83c520 将 activate 一个 强 pulldown 那
仍然是 在 直到 也 一个 1 是 写 或者 一个 重置 occurs. writing 一个 1
之后 这 端口 有 被 在 0 将 导致 一个 强 转变 驱动器 至
转变 在, followed 用 一个 weaker sustaining pullup. once 这
momentary 强 驱动器 转变 止, 这 端口 又一次 变为 两个都 这
输出 高 和 输入 状态. 这 alternate 模式 的 端口 3 是
概述 在下.
端口 Alternate 模式
p3.0 RXD0 串行 端口 0 输入
p3.1 TXD0 串行 端口 0 输出
p3.2
INT0
外部 中断 0
p3.3
INT1
外部 中断 1
p3.4 T0 计时器 0 外部 输入
p3.5 T1 计时器 1 外部 输入
p3.6
WR
外部 数据 记忆 写 strobe
p3.7
RD
外部 数据 记忆 读 strobe
31 35 29
EA
外部 进入
输入, 起作用的 低.
连接 至 地面 至 强迫
这 ds87c520/ds83c520 至 使用 一个 外部 只读存储器. 这 内部的
内存 是 安静的 accessible 作 决定 用 寄存器 settings. 连接
EA
至 v
CC
至 使用 内部的 只读存储器.
— 12, 34 6, 28 n.c.
不 连接.
这些 管脚 应当 不 是 连接. 它们 是
保留 为 使用 和 future 设备 在 这个 家族.