ds1075-ind
13的 17
读 div 寄存器 [a1h]
这个 command 准许 这 总线 主控 至 读 这 ds1075-ind’s div 寄存器.
写 mux 寄存器 [02h]
这个 command 准许 这 总线 主控 至 写 至 这 ds1075-ind’s mux 寄存器.
读 mux 寄存器 [a2h]
这个 command 准许 这 总线 主控 至 读 这 ds1075-ind’s mux 寄存器.
transaction/数据
立即 下列的 这 函数 command, 这 9 数据 位 是 写 至 或者 读 从 这 ds1075-
ind. 这个 数据 是 写/读 lsb 第一. 这 下列的 图解 illustrate 这 定时. once 数据 转移
是 完全 一个 新 transaction sequence 能 是 started 用 re-initializing 这 设备. 因此 至 程序
两个都 这 div 和 mux 寄存器 二 完全 transaction sequences 是 必需的.
读/写 时间 slots
这 定义 的 写 和 读 时间 slots 是 illustrated 在下. 所有 时间 slots 是 initiated 用 这 主控
驱动 这 数据 线条 低. 这 下落 边缘 的 这 数据 线条 synchronizes 这 ds1075-ind 至 这 主控
用 triggering 一个 延迟 电路 在 这 ds1075-ind. 在 写 时间 slots, 这 延迟 电路 确定
当 这 ds1075-ind 将 样本 这 数据 线条. 为 一个 读 数据 时间 slot, 如果 一个 0 是 至 是 transmitted, 这
延迟 电路 确定 如何 长 这 ds1075-ind 将 支撑 这 数据 线条 低 overriding 这 1 发生
用 这 主控. 如果 这 数据 位 是 一个 1, 这 ds1075-ind 将 leave 这 读 数据 时间 slot 不变.
写 1 时间 slot
图示 14