7
测试 电路 和 波形
便条: 输出 应当 是 切换 从 10% v
CC
至 90% v
CC
在
一致 和 设备 真实 表格. 为 f
最大值
, 输入 职责 循环 = 50%.
图示 7. HC 时钟 脉冲波 上升 和 下降 时间 和
脉冲波 宽度
便条: 输出 应当 是 切换 从 10% v
CC
至 90% v
CC
在
一致 和 设备 真实 表格. 为 f
最大值
, 输入 职责 循环 = 50%.
图示 8. HCT 时钟 脉冲波 上升 和 下降 时间 和
脉冲波 宽度
图示 9. HC 和 HCU 转变 时间 和 propaga-
tion 延迟 时间, 结合体 逻辑
图示 10. HCT 转变 时间 和 传播
延迟 时间, 结合体 逻辑
图示 11. HC 建制 时间, 支撑 时间, 除去 时间,
和 传播 延迟 时间 为 边缘
triggered sequential 逻辑 电路
图示 12. HCT 建制 时间, 支撑 时间, 除去 时间,
和 传播 延迟 时间 为 边缘
triggered sequential 逻辑 电路
时钟
90%
50%
10%
地
V
CC
t
r
C
L
t
f
C
L
50%
50%
t
WL
t
WH
10%
t
WL
+ t
WH
=
f
CL
I
时钟
2.7v
1.3v
0.3v
地
3V
t
r
C
L
= 6ns
t
f
C
L
= 6ns
1.3v
1.3v
t
WL
t
WH
0.3v
t
WL
+ t
WH
=
fC
L
I
t
PHL
t
PLH
t
THL
t
TLH
90%
50%
10%
50%
10%
反相的
输出
输入
地
V
CC
t
r
= 6ns t
f
= 6ns
90%
t
PHL
t
PLH
t
THL
t
TLH
2.7v
1.3v
0.3v
1.3v
10%
反相的
输出
输入
地
3V
t
r
= 6ns
t
f
= 6ns
90%
t
r
C
L
t
f
C
L
地
V
CC
地
V
CC
50%
90%
10%
地
时钟
输入
数据
输入
输出
设置, 重置
或者 preset
V
CC
50%
50%
90%
10%
50%
90%
t
REM
t
PLH
t
su(h)
t
TLH
t
THL
t
h(l)
t
PHL
IC
C
L
50pF
t
su(l)
t
h(h)
t
r
C
L
t
f
C
L
地
3V
地
3V
1.3v
2.7v
0.3v
地
时钟
输入
数据
输入
输出
设置, 重置
或者 preset
3V
1.3v
1.3v
1.3v
90%
10%
1.3v
90%
t
REM
t
PLH
t
su(h)
t
TLH
t
THL
t
h(l)
t
PHL
IC
C
L
50pF
t
su(l)
1.3v
t
h(h)
1.3v
cd54hc109, cd74hc109, cd54hct109, cd74hct109