整体的 硅 解决方案, 公司 — www.issi.com —
1-800-379-4774
19
rev. D
02/01/06
ISSI
®
is42s81600b, is42s16800b
函数的 描述
这 128mb sdrams 是 四方形-bank drams 这个 运作
在 3.3v 和 包含 一个 同步的 接口 (所有 信号 是
注册 在 这 积极的 边缘 的 这 时钟 信号, clk).
各自 的 这 33,554,432-位 banks 是 有组织的 作 4,096
rows 用 512 columns 用 16 位 或者 4,096 rows 用 1,024
columns 用 8 位.
读 和 写 accesses 至 这 sdram 是 burst 朝向;
accesses 开始 在 一个 选择 location 和 continue 为 一个
编写程序 号码 的 locations 在 一个 编写程序
sequence. accesses begin 和 这 registration 的 一个 交流-
TIVEcommand 这个 是 然后 followed 用 一个 读 或者 写
command. 这 地址 位 注册 coincident 和 这
起作用的 command 是 使用 至 选择 这 bank 和 行 至
是 accessed
(ba0 和 ba1 选择 这 bank, a0-a11选择 这 行)
.
这 地址 位
a0-a9(x8); a0-a8 (x16)
注册 coincident
和 这 读 或者 写 command 是 使用 至 选择 这
开始 column location 为 这 burst 进入.
较早的 至 正常的 运作, 这 sdram 必须 是 initialized.
这 下列的 sections 提供 详细地 信息 covering
设备 initialization, 寄存器 定义, command
描述 和 设备 运作.
Initialization
sdrams 必须 是 powered 向上 和 initialized 在 一个
predefined manner.
这 128m sdram 是 initialized 之后 这 电源 是 应用 至
V
DD
和 v
DDQ
(同时发生地) 和 这 时钟 是 稳固的 和
dqm 高 和 cke 高.
一个 100µs 延迟 是 必需的 较早的 至 issuing 任何 command
其它 比 一个
command inhibit
或者 一个
NOP
. 这 command
inhibit 或者 nop 将 是 应用 在 这 100us 时期 和
应当 continue 在 least 通过 这 终止 的 这 时期.
和 在 least 一个 command inhibit 或者 nop command
having 被 应用, 一个 precharge command 应当 是
应用 once 这 100µs 延迟 有 被 satisfied. 所有 banks
必须 是 precharged. 这个 将 leave 所有 banks 在 一个 空闲 状态
之后 这个 在 least 二
自动 refresh
循环 必须 是
执行. 之后 这
自动 refresh
循环 是 完全,
这 sdram 是 然后 准备好 为 模式 寄存器 程序编制.
这 模式 寄存器 应当 是 承载 较早的 至 应用 任何
运算的 command 因为 它 将 电源 向上 在 一个 un-
知道 状态.