october 10, 2005 文档 非. 38-12018 rev. *g 22
cy8c24794 和 cy8c24874 最终 数据 薄板 3. 电的 规格
3.4 交流 电的 特性
3.4.1 交流 碎片-水平的 规格
这 下列的 表格 lists 有保证的 最大 和 最小 规格 为 这 电压 和 温度 范围: 4.75v 至 5.25v
和 -40
°
C
≤
T
一个
≤
85
°
c, 或者 3.0v 至 3.6v 和 -40
°
C
≤
T
一个
≤
85
°
c, 各自. 典型 参数 应用 至 5v 和 3.3v 在 25
°
c 和
是 为 设计 guidance 仅有的.
图示 3-2. 24 mhz 时期 jitter (imo) 定时 图解
表格 3-16. 交流 碎片-水平的 规格
标识 描述 最小值 Typ 最大值 单位 注释
F
IMO245V
内部的 主要的 振荡器 频率 为 24 mhz (5v) 23.04 24
24.96
一个,b
MHz 修整 为 5v 运作 使用 工厂 修整
值.
F
IMO243V
内部的 主要的 振荡器 频率 为 24 mhz (3.3v) 22.08 24
25.92
b,c
MHz 修整 为 3.3v 运作 使用 工厂
修整 值.
F
IMOUSB5V
内部的 主要的 振荡器 频率 和 usb (5v)
频率 locking 使能 和 usb 交通量 呈现.
23.94 24
24.06
b
MHz -10
°
C
≤
T
一个
≤
85
°
C
4.35
≤
Vdd
≤
5.15
F
IMOUSB3V
内部的 主要的 振荡器 频率 和 usb (3.3v)
频率 locking 使能 和 usb 交通量 呈现.
23.94 24
24.06
b
MHz -0
°
C
≤
T
一个
≤
70
°
C
3.15
≤
Vdd
≤
3.45
F
CPU1
cpu 频率 (5v 名义上的) 0.93 24
24.96
一个,b
一个. 4.75v < vdd < 5.25v.
b. 精度 获得 从 内部的 主要的 振荡器 和 适合的 修整 为 vdd 范围.
MHz
F
CPU2
cpu 频率 (3.3v 名义上的) 0.93 12
12.96
b,c
c. 3.0v < vdd < 3.6v. 看 应用 便条 an2012 “adjusting psoc 微控制器 修整 为 双 voltage-range operation” 为 在组成 在 修整 为 运作 在 3.3v.
MHz
F
BLK5
数字的 psoc 块 频率 (5v 名义上的) 0 48
49.92
一个,b,d
d. 看 这 单独的 用户 单元 数据 薄板 为 信息 在 最大 发生率 为 用户 modules.
MHz 谈及 至 这 交流 数字的 块 规格.
F
BLK3
数字的 psoc 块 频率 (3.3v 名义上的) 0 24
25.92
b, d
MHz
F
32K1
内部的 低 速 振荡器 频率 15 32 64 kHz
Jitter32k 32 khz 时期 jitter – 100 ns
Step24M 24 mhz 修整 步伐 大小 – 50 – kHz
Fout48M 48 mhz 输出 频率 46.08 48.0
49.92
一个,c
MHz 修整. utilizing 工厂 修整 值.
Jitter24M1 24 mhz 时期 jitter (imo) 顶峰-至-顶峰 – 300 ps
F
最大值
最大 频率 的 信号 在 行 输入 或者 行 输出. – – 12.96 MHz
T
RAMP
供应 ramp 时间 0 – –
µ
s
Jitter24M1
F
24M