首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1130157
 
资料名称:AD7450A
 
文件大小: 1685K
   
说明
 
介绍:
Differential Input, 1 MSPS 10-Bit and 12-Bit ADCs in an 8-Lead SOT-23
 
 


: 点此下载
  浏览型号AD7450A的Datasheet PDF文件第11页
11
浏览型号AD7450A的Datasheet PDF文件第12页
12
浏览型号AD7450A的Datasheet PDF文件第13页
13
浏览型号AD7450A的Datasheet PDF文件第14页
14

15
浏览型号AD7450A的Datasheet PDF文件第16页
16
浏览型号AD7450A的Datasheet PDF文件第17页
17
浏览型号AD7450A的Datasheet PDF文件第18页
18
浏览型号AD7450A的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ad7440/ad7450a
rev. c | 页 15 的 28
电路 信息
这 ad7440/ad7450a 是 10-位 和 12-位 快, 低 power,
单独的-供应, successive approximation 相似物-至-数字的
转换器 (adcs). 它们 能 运作 和 一个 5 v 或者 3 v 电源
供应 和 是 有能力 的 throughput 比率 向上 至 1 msps 当
有提供的 和 一个 18 mhz sclk. 它们 需要 一个 外部
涉及 至 是 应用 至 这 v
REF
管脚, 和 这 值 的 这
涉及 选择 取决于 在 这 电源 供应 和 what suits
这 应用.
当 它们 是 运作 和 一个 5 v 供应, 这 最大
涉及 那 能 是 应用 是 3.5 v. 当 它们 是 运作
和 一个 3 v 供应, 这 最大 涉及 那 能 是 应用 是
2.2 v (看 这
涉及部分).
这 ad7440/ad7450a 有 一个 在-碎片 差别的 追踪-和-
支撑 放大器, 一个 successive approximation (sar) 模数转换器, 和 一个
串行 接口 housed 在 也 一个 8-含铅的 sot-23 或者 一个 msop
包装. 这 串行 时钟 输入 accesses 数据 从 这 部分 和
提供 这 时钟 源 为 这 successive approximation
模数转换器. 这 ad7440/ad7450a 特性 一个 电源-向下 选项 为
减少 电源 消耗量 在 conversions. 这 电源-
向下 特性 是 执行 横过 这 标准 串行 接口
作 描述 在 这
模式 的 运作部分.
转换器 运作
这 ad7440/ad7450a 是 successive approximation adcs
为基础 周围 二 电容的 dacs.
图示 23图示 24
显示 simplified schematics 的 这 模数转换器 在 acquisition 和
转换 阶段, 各自. 这 模数转换器 是 包括 的
控制 逻辑, 一个 sar, 和 二 电容的 dacs. 在
图示 23
(acquisition 阶段), sw3 是 关闭, sw1 和 sw2 是 在
位置 一个, 这 比较器 是 使保持 在 一个 保持平衡 情况,
和 这 抽样 电容 arrays acquire 这 差别的
信号 在 这 输入.
03051-一个-023
V
IN+
V
IN–
一个
B
SW1
SW3
比较器
控制
逻辑
电容的
DAC
电容的
DAC
C
S
C
S
V
REF
SW2
B
一个
图示 23. 模数转换器 acquisition 阶段
当 这 模数转换器 开始 一个 转换 (图示 24), sw3 opens 和
sw1 和 sw2 move 至 位置 b, 造成 这 比较器 至
变为 不平衡. 两个都 输入 是 disconnected once 这
转换 begins. 这 控制 逻辑 和 这 承担 redistri-
bution dacs 是 使用 至 增加 和 减去 fixed amounts 的
承担 从 这 抽样 电容 arrays 至 bring 这 compar-
ator 后面的 在 一个 保持平衡 情况. 当 这 比较器 是
rebalanced, 这 转换 是 完全. 这 控制 逻辑
发生 这 模数转换器’s 输出 代号. 这 输出 阻抗 的 这
来源 驱动 这 v
IN+
和 这 v
IN–
管脚 必须 是 matched;
否则, 这 二 输入 有 不同的 安排好 时间, 结果
在 errors.
03051-一个-024
V
IN+
V
IN–
一个
B
SW1
SW3
比较器
控制
逻辑
电容的
DAC
电容的
DAC
C
S
C
S
V
REF
SW2
B
一个
图示 24. 模数转换器 转换 阶段
模数转换器 转移 函数
这 输出 编码 为 这 ad7440/ad7450a 是 twos
complement. 这 设计 代号 transitions 出现 在 successive
lsb 值 (1 lsb, 2 lsbs, 和 所以 在). 这 lsb 大小 的 这
ad7450a 是 2 × v
REF
/4096, 和 这 lsb 大小 的 这 ad7440 是
2 × v
REF
/1024. 这 完美的 转移 典型的 的 这
ad7440/ad7450a 是 显示 在
图示 25.
03051-一个-025
100...000
相似物 输入
(v
IN+
– v
IN–
)
011...111
100...001
100...010
011...110
000...001
111...111
1 lsb
1lsb = 2
×
V
REF
/4096 ad7450a
1lsb = 2
×
V
REF
/1024 ad7440
+V
REF
– 1 lsb
–V
REF
0 lsb
000...000
模数转换器 代号
图示 25. ad7440/ad7450a 完美的 转移 典型的
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com