首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1131053
 
资料名称:ADSP-TS101S
 
文件大小: 2651K
   
说明
 
介绍:
Embedded Processor
 
 


: 点此下载
  浏览型号ADSP-TS101S的Datasheet PDF文件第10页
10
浏览型号ADSP-TS101S的Datasheet PDF文件第11页
11
浏览型号ADSP-TS101S的Datasheet PDF文件第12页
12
浏览型号ADSP-TS101S的Datasheet PDF文件第13页
13

14
浏览型号ADSP-TS101S的Datasheet PDF文件第15页
15
浏览型号ADSP-TS101S的Datasheet PDF文件第16页
16
浏览型号ADSP-TS101S的Datasheet PDF文件第17页
17
浏览型号ADSP-TS101S的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. b | 页 14 的 44 | 12月 2004
adsp-ts101s
MSH
2
o/t (pu
3
) nc 记忆 选择 host. msh是 asserted whenever 这 dsp accesses 这 host 地址 空间
(addr31:28
0b0000). msh是 一个 解码 记忆 地址 管脚 那 改变 concurrently 和
地址 管脚. 在 一个 multiprocessor 系统, 这 总线 主控 dsp 驱动 MSH.
BRST
2
i/o/t (pu
3
) nc burst. 这 电流 总线 主控 (dsp 或者 host) asserts这个 管脚 至 表明 那 它 是 读 或者 writing
数据 有关联的 和 consecutive 地址. 一个 slave 设备 能 ignore 地址 之后 这 第一
一个 和 increment 一个 内部的 地址 counter 之后 各自 转移. 为 host-至-dsp burst
accesses, 这 dsp increments 这 地址 automatically 当 brst
是 asserted.
1
这 地址 和 数据 buses 将 float 为 一些 循环 在 总线 mastership transitions 在 一个 tigersharc 处理器 和 一个host. floating 在 这个 情况 意思 那 这些
输入 是 不 驱动 用 任何 源 和 那直流-片面的 terminations 是 不呈现. 它 是 不 necessary 至 增加 拉-ups 作 这re 是 非 可靠性 issues 和 这 worst-情况
电源 消耗量 为 这些 floating 输入是 negligible. unconnected地址 管脚 将 需要 拉-ups 或者 拉-downs 至 避免erroneous 从动装置 accesses, 取决于 在
这 系统. unconnected 数据 管脚 将 是 left floating.
2
这 内部的 拉-向上 将 不 是 sufficient.一个 stronger 拉-向上 将 是 需要.
3
电的 特性 在 页 20为 最大 和 最小 电流 消耗量为 拉-向上 和 拉-向下 抵制.
4
这 内部的 拉-向下 将 不 是 sufficient.一个 stronger 拉-向下 将 是 需要.
表格 6. 管脚 definitions—external 端口 arbitration
信号 类型 描述
BR7–0
i/o epu multiprocessing 总线 要求 管脚. 使用 用 这dsps 在 一个 multiprocessor 系统 至 arbitrate 为
总线 mastership. 各自 dsp 驱动 它的 自己的 brx线条 (相应的 至 the 值 的 它的 id2–0 输入)
和 monitors 所有 其他. 在 系统 和 更少的 比 第八 dsps, 设置 这 unused brx
管脚 高.
ID2–0
1
i (pd
2
) au multiprocessor id. indicates 这 dsp’s id. 从这 id, 这 dsp 确定 它的 顺序 在 一个 multi-
处理器 系统. 这些 管脚 也 表明 至 这 dsp 这个 总线 要求 (br0–BR7) 至 assert
当 requesting 这 总线: 000 = br0, 001 = BR1, 010 = BR2, 011 = BR3, 100 = BR4, 101 = BR5,
110 = BR6
, 或者 111 = BR7. id2–0 必须 有 一个 常量 值 在 系统 运作 和 能
改变 在 重置 仅有的.
BM
1
o (pd
2
) au 总线 主控. 这 电流 总线 主控 dsp asserts bm. 为 debugging 仅有的. 在 重置 这个 是 一个 strap
管脚. 为 更多 信息, 看表格 16 在 页 19.
BOFF
I epu 后面的 止. 一个 deadlock situation 能 出现 当 the host 和 一个 dsp 尝试 至 读 从 各自 其它’s
总线 在 这 一样 时间. 当 deadlock occurs, 这 host 能 assert boff至 强迫 这 dsp 至
relinquish 这 总线 在之前 完成 它的 outstanding transaction, 但是 仅有的 如果 这 优秀的
transaction 是 至 host 记忆 空间 (msh
).
BUSLOCK
3
o/t (pu
2
) nc 总线 锁 indication. 提供 一个 indication那 这 电流 总线 主控 有 锁 这 总线.
HBR
I epu host 总线 要求. 一个 host 必须 assert hbr至 要求 控制 的 这 dsp’s 外部 总线. 当
HBR
是 asserted 在 一个 multiprocessing 系统, 这 总线 主控 relinquishes 这 总线 和 asserts
HBG
once 这 优秀的 transaction 是 finished.
类型 column symbols:
一个 = 异步的; g = 地面; i = 输入; o = output; o/d = 打开 流 输出; p = 电源 供应;
pd = 内部的 拉-向下 大概 100 k
; pu = 内部的 拉-向上 大概 100 k
; t = 三-状态
期 (为 末端) column symbols:
epd = 外部 拉-向下 大概 10 k
至 v
SS
; epu = 外部 拉-向上 大概 10 k
至 v
dd-io
, nc = 不 连接; au = 总是 使用.
表格 5. 管脚 definitions—external 端口 总线 控制 (持续)
信号 类型 描述
类型 column symbols:
一个 = 异步的; g = 地面; i = 输入; o = output; o/d = 打开 流 输出; p = 电源 供应;
pd = 内部的 拉-向下 大概 100 k
; pu = 内部的 拉-向上 大概 100 k
; t = 三-状态
期 (为 末端) column symbols:
epd = 外部 拉-向下 大概 10 k
至 v
SS
; epu = 外部 拉-向上 大概 10 k
至 v
dd-io
, nc = 不 连接; au = 总是 使用.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com