首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1131102
 
资料名称:ADP3110
 
文件大小: 639K
   
说明
 
介绍:
Dual Bootstrapped, 12 V MOSFET Driver with Output Disable
 
 


: 点此下载
  浏览型号ADP3110的Datasheet PDF文件第3页
3
浏览型号ADP3110的Datasheet PDF文件第4页
4
浏览型号ADP3110的Datasheet PDF文件第5页
5
浏览型号ADP3110的Datasheet PDF文件第6页
6

7
浏览型号ADP3110的Datasheet PDF文件第8页
8
浏览型号ADP3110的Datasheet PDF文件第9页
9
浏览型号ADP3110的Datasheet PDF文件第10页
10
浏览型号ADP3110的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADP3110
rev. 0 | 页 7 的 12
theory 的 运作
这 adp3110 是 一个 双 场效应晶体管 驱动器 优化 为 驱动
二 n-频道 mosfets 在 一个 同步的 buck 转换器
topology. 一个 单独的 pwm 输入 信号 是 所有 那 是 必需的 至
合适的 驱动 这 高-一侧 和 这 低-一侧 mosfets. 各自
驱动器 是 有能力 的 驱动 一个 3 nf 加载 在 speeds 向上 至 500 khz.
一个 更多 详细地 描述 的 这 adp3110 和 它的 特性
跟随. 谈及 至
图示 1.
低-一侧 驱动器
这 低-一侧 驱动器 是 设计 至 驱动 一个 地面-关联
n-频道 场效应晶体管. 这 偏差 至 这 低-一侧 驱动器 是
内部 连接 至 这 vcc 供应 和 pgnd.
当 这 adp3110 是 使能, 这 驱动器’s 输出 是
180 degrees 输出 的 阶段 和 这 pwm 输入. 当 这
adp3110 是 无能, 这 低-一侧 门 是 使保持 低.
高-一侧 驱动器
这 高-一侧 驱动器 是 设计 至 驱动 一个 floating n-频道
场效应晶体管. 这 偏差 电压 为 这 高-一侧 驱动器 是 开发
用 一个 外部 自举 供应 电路, 这个 是 连接
在 这 bst 和 sw 管脚.
这 自举 电路 comprises 一个 二极管, d1, 和 自举
电容, c
BST1
. c
BST2
和 r
BST
是 包含 至 减少 这 高-
一侧 门 驱动 电压 和 限制 这 转变 node 回转 比率
(涉及 至 作 一个 激励-snap™ 电路, 看 这
应用
信息
部分 为 更多 详细信息). 当 这 adp3110 是
开始 向上 这 sw 管脚 是 在 地面; 因此 这 自举
电容 charges 向上 至 vcc 通过 d1. 当 这 pwm
输入 变得 高, 这 高-一侧 驱动器 begins 至 转变 在 这 高-
一侧 场效应晶体管, q1, 用 拉 承担 输出 的 c
BST1
和 c
BST2
. 作
q1 转变 在, 这 sw 管脚 rises 向上 至 v
, forcing 这 bst 管脚 至
V
+ v
c(bst)
, 这个 是 足够的 门-至-源 电压 至 支撑 q1
在. 至 完全 这 循环, q1 是 切换 止 用 拉 这 门
向下 至 这 电压 在 这 sw 管脚. 当 这 低-一侧
场效应晶体管, q2, 转变 在, 这 sw 管脚 是 牵引的 至 地面. 这个
准许 这 自举 电容 至 承担 向上 至 vcc 又一次.
这 高-一侧 驱动器’s 输出 是 在 阶段 和 这 pwm 输入.
当 这 驱动器 是 无能, 这 高-一侧 门 是 使保持 低.
overlap 保护 电路
这 overlap 保护 电路 阻止 两个都 的 这 主要的 电源
switches, q1 和 q2, 从 正在 在 在 这 一样 时间. 这个
阻止 shoot-通过 电流 从 流 通过 两个都
电源 switches, 和 这 有关联的 losses 那 能 出现 在
它们的 开关 transitions. 这 overlap 保护 电路
accomplishes 这个 用 adaptively controlling 这 延迟 从 这
q1 转变 止 至 这 q2 转变 在, 和 用 内部 设置 这
延迟 从 这 q2 转变 止 至 这 q1 转变 在.
至 阻止 这 overlap 的 这 门 驱动 在 这 q1 转变 止
和 这 q2 转变 在, 这 overlap 电路 monitors 这 电压 在
这 sw 管脚. 当 这 pwm 输入 信号 变得 低, q1 begins
至 转变 止 (之后 传播 延迟). 在之前 q2 能 转变 在, 这
overlap 保护 电路 制造 确信 那 sw 有 第一 gone
高 和 然后 waits 为 这 电压 在 这 sw 管脚 至 下降 从
V
至 1 v. once 这 电压 在 这 sw 管脚 有 fallen 至 1 v, q2
begins 转变 在. 如果 这 sw 管脚 had 不 gone 高 第一, 然后 这
q2 转变 在 是 delayed 用 一个 fixed 150 ns. 用 waiting 为 这
电压 在 这 sw 管脚 至 reach 1 v 或者 为 这 fixed 延迟 时间,
这 overlap 保护 电路 确保 那 q1 是 止 在之前 q2
转变 在, regardless 的 变化 在 温度, 供应 电压,
输入 脉冲波 宽度, 门 承担, 和 驱动 电流. 如果 sw 做
不 go 在下 1 v 之后 190 ns, drvl 转变 在. 这个 能 出现 如果
这 电流 流 在 这 输出 inductor 是 负的 和 是
流 通过 这 高-一侧 场效应晶体管 身体 二极管.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com