rev. 一个
adg725/adg731
–5–
定时 特性
1, 2
参数 限制 在 t
最小值
, t
最大值
单位 情况/comments
f
SCLK
30 mhz 最大值 sclk 循环 频率
t
1
33 ns 最小值 sclk 循环 时间
t
2
13 ns 最小值 sclk 高 时间
t
3
13 ns 最小值 sclk 低 时间
t
4
13 ns 最小值
同步
至 sclk 下落 边缘 建制 时间
t
5
40 ns 最小值 最小
同步
低 时间
t
6
5 ns 最小值 数据 建制 时间
t
7
4.5 ns 最小值 数据 支撑 时间
t
8
33 ns 最小值 最小
同步
高 时间
注释
1
看 图示 1.
2
所有 输入 信号 是 指定 和 tr = tf = 5 ns (10% 至 90% 的 v
DD
) 和 安排时间 从 一个 电压 水平的 的 (v
IL
+ v
IH
)/2.
规格 主题 至 改变 没有 注意.
SCLK
同步
DIN
DB7
DB0
t
8
t
4
t
5
t
6
t
7
t
2
t
3
t
1
图示 1. 3-线 串行 接口 定时 图解
A3 A2 A1 A0
EN
CSA
X
db0 (lsb)
db7 (msb)
数据位
CSB
图示 2. adg725 输入 变换 寄存器 内容
A3 A2 A1 A0
EN CS
X
db0 (lsb)
db7 (msb)
数据位
A4
图示 3. adg731 输入 变换 寄存器 内容