rev. 一个
adg725/adg731
–9–
TERMINOLOGY
V
DD
大多数 积极的 电源 供应 潜在的.
V
SS
大多数 负的 电源 供应 在 一个 双-供应 应用. 在 单独的-供应 产品, 连接 至 gnd.
I
DD
积极的 供应 电流.
I
SS
负的 供应 电流.
地 地面 (0 v) 涉及.
S 源 终端. 将 是 一个 输入 或者 输出.
DDrain 终端. 将 是 一个 输入 或者 输出.
V
D
(v
S
)一个nalog 电压 在 terminals d, s.
R
在
ohmic 阻抗 在 d 和 s.
R
在
在 阻抗 相一致 在 任何 二 途径.
R
flat(在)
flatness 是 定义 作 这 区别 在 这 最大 和 最小 值 的 在 阻抗,
作 量过的 在 这 指定 相似物 信号 范围.
I
S
(止) 源 泄漏 电流 和 这 转变 止.
I
D
(止) 流 泄漏 电流 和 这 转变 止.
I
D
, i
S
(在) 频道 泄漏 电流 和 这 转变 在.
V
INL
最大 输入 电压 为 逻辑 0.
V
INH
最小 输入 电压 为 逻辑 1.
I
INL
(i
INH
) 输入 电流 的 这 数字的 输入.
C
S
(止) 止 转变 源 电容. 量过的 和 涉及 至 地面.
C
D
(止) 止 转变 流 电容. 量过的 和 涉及 至 地面.
C
D
,
C
S
(在) 在 转变 电容. 量过的 和 涉及 至 地面.
C
在
数字的 输入 电容.
t
转变
延迟 时间 量过的 在 这 50% 点 的 这 eighth 时钟 下落 边缘 和 90% 点 的 这 输出
当 切换 从 一个 地址 状态 至 另一.
t
D
止 时间 量过的 在 这 80% 点 的 两个都 switches 当 切换 从 一个 地址 状态 至 另一.
承担 injection 一个 measure 的 这 glitch impulse transferred 从 这 数字的 输入 至 这 相似物 输出 在 切换.
止 分开 一个 measure 的 unwanted 信号 连接 通过 一个 止 转变.
串扰 一个measure 的 unwanted 信号 是 结合 通过 从 一个 频道 至 另一 作 一个 结果 的 parasitic 电容.
在 回馈 这 频率 回馈 的 这 在 转变.
嵌入 丧失 这 丧失 预定的 至 这 在 阻抗 的 这 转变.