首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1131558
 
资料名称:AD5362
 
文件大小: 932K
   
说明
 
介绍:
8-Channel, 16/14-Bit,Serial Input, Voltage-Output DAC
 
 


: 点此下载
  浏览型号AD5362的Datasheet PDF文件第11页
11
浏览型号AD5362的Datasheet PDF文件第12页
12
浏览型号AD5362的Datasheet PDF文件第13页
13
浏览型号AD5362的Datasheet PDF文件第14页
14

15
浏览型号AD5362的Datasheet PDF文件第16页
16
浏览型号AD5362的Datasheet PDF文件第17页
17
浏览型号AD5362的Datasheet PDF文件第18页
18
浏览型号AD5362的Datasheet PDF文件第19页
19
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
初步的 技术的 数据 ad5362/ad5363
rev. pr c | 页 15 的 23
modify 这 增益 和 补偿 寄存器 至 digitally
downsize 这 涉及. 在 这个 方法 这 用户 能 使用
almost 任何 便利的 涉及 水平的 但是 将 减少
这 效能 用 overcompaction 的 这 转移
函数.
3.
使用 一个 结合体 的 这些 二 approaches
校准
这 用户 能 执行 一个 系统 校准 用 overwriting 这
default 值 在 这 m 和 c 寄存器 为 任何 单独的 dac
途径 作 跟随:
• 计算 这 名义上的 补偿 和 增益 coefficients 为 这
新 输出 范围 (看 previous 例子)
• 计算 这 新 m 和 c 值 为 各自 频道 为基础 在
这 指定 补偿 和 增益 errors
校准 例子
名义上的 补偿 系数
= 8192
名义上的 增益 系数 =
20/20.6× 16383 = 15906
例子 1: 增益 错误 = 3%, 补偿 错误 = 100mv
1) 增益 错误 (3%) 校准:
15906 × 1.03 = 16383
=>
加载 代号
“0b0011 1111 1111 1111”
至 m 寄存器
2) 补偿 错误 (100mv) 校准:
lsb 大小
= 20.6/16384 = 1.257 mv;
补偿 系数 for100mv 补偿
= 100/1.257 = 80 lsbs
=>
加载 代号
“0b1000 0000 0101 0000”
至 c 寄存器
为 这 ad5362 这 16-位 nominal 增益 和 补偿 值
应当 是 使用.
重置 函数
当 这
重置
管脚 是 带去 低, 这 dac 缓存区 是
disconnected 和 这 dac 输出 vout0 至 vout7 是 系
至 它们的 有关联的 siggnd 信号 通过 一个 10 kΩ 电阻. 在 这
rising 边缘 的
重置
这 ad5362/ad5363 状态 机器
initiates 一个 重置 sequence 至 重置 这 x, m 和 c 寄存器 至
它们的 default 值. 这个 sequence 典型地 takes 300µs 和 这
用户 应当 不 写 至 这 部分 在 这个 时间. 当 这
重置 sequence 是 完全, 和 提供 那
CLR
是 高, 这
dac 输出 将 是 在 一个 潜在的 指定 用 这 default
寄存器 settings 这个 将 是 相等的 至 sigggnd. 这
dac 输出 将 仍然是 在 siggnd 直到 这 x, m 或者 c
寄存器 是 updated 和
LDAC
是 带去 低.
clear 函数
CLR
是 一个 起作用的 低 输入 这个 应当 是 高 为 正常的
运作. 这
CLR
管脚 有 在 内部的 500kΩ 拉-向下
电阻. 当
CLR
是 低, 这 输入 至 各自 的 这 dac 输出
缓存区 stages, vout0 至 vout7, 是 切换 至 这 externally
设置 潜在的 在 这 相关的 siggnd 管脚. 当
CLR
是 低, 所有
LDAC
脉冲 是 ignored. 当
CLR
是 带去 高 又一次, 这
dac 输出 仍然是 cleared 直到
LDAC
是 带去 低. 这
内容 的 输入 寄存器 和 dac 寄存器 0 至 7 是 不
影响 用 带去
CLR
低. 至 阻止 glitches appearing 在
这 输出
CLR
应当 是 brought 低 whenever 这 输出
span 是 调整 用 writing 至 这 补偿 dac.
BUSY和 ldac功能
这 值 的 一个 x2 (一个 或者 b) 寄存器 是 计算 各自 时间 这
用户 写 新 数据 至 这 相应的 x1, c, 或者 m 寄存器.
在 这 计算 的 x2, 这
BUSY
输出 变得 低. 当
BUSY
是 低, 这 用户 能 新 数据 至 这 x1, m, 或者 c 寄存器,
提供 这 第一 平台 的 这 计算 是 完全 (看 这
寄存器 更新 比率 部分 为 更多 详细信息).
BUSY
管脚 是 双向的 和 有 一个 50 kΩ 内部的 pullup
电阻. 在哪里 多样的 ad5362 或者 ad5363 设备 将 是
使用 在 一个 系统 这
BUSY
管脚 能 是 系 一起. 这个 是
有用的 在哪里 它 是 必需的 那 非 dac 在 任何 设备 是 updated
直到 所有 其它 dacs 是 准备好. 当 各自 设备 有 finished
updating 这 x2 (一个 或者 b) 寄存器 它 将 释放 这
BUSY
管脚.
如果 另一 设备 hasn’t finished updating 它的 x2 寄存器 它 将
支撑
BUSY
低, 因此 delaying 这 效应 的
LDAC
going 低.
这 dac 输出 是 updated 用 带去 这
LDAC
输入 低. 如果
LDAC
变得 低 当
BUSY
是 起作用的, 这
LDAC
事件 是 贮存
和 这 dac 输出 更新 立即 之后
BUSY
变得
高. 一个 用户 能 也 支撑 这
LDAC
输入 permanently 低. 在
这个 情况, 这 dac 输出 更新 立即 之后
BUSY
变得 高.
作 描述 后来的, 这 ad5362/ad5363 有 有伸缩性的 寻址
那 准许 writing 的 数据 至 一个 单独的 频道, 所有 途径 在 一个
组, 或者 所有 途径 在 这 设备. 这个 意思 那 一些
寄存器 值 将 需要 至 是 计算 和 updated. 作 那里
是 仅有的 一个 乘法器 shared 在 8 途径, 这个 task 必须
是 完毕 sequentially, 所以 这 长度 的 这
BUSY
脉冲波 将 相异
符合 至 这 号码 的 途径 正在 updated.
表格 7.
BUSY
脉冲波 widths
Action busy 脉冲波 宽度
(µs 最大值)
加载 x1a, x1b, c, 或者 m 至 1 频道 1.25
加载 x1a, x1b, c, 或者 m 至 2 途径 1.75
加载 x1a, x1b, c, 或者 m 至 8 途径 4.75
BUSY
脉冲波 宽度 = ((号码 的 途径 +1) × 500ns) +250ns
这 ad5362/ad5363 包含 一个extra 特性 凭此 一个 dac
寄存器 是 不 updated 除非 它的 x2a 或者 x2b 寄存器 有 被
写 至 自从 这 last 时间
LDAC
是 brought 低. 正常情况下,
LDAC
是 brought 低, 这 dac 寄存器 是 filled 和
这 内容 的 这 x2a 或者 x2b 寄存器, 取决于 在 这
设置 的 这 一个/b 选择 寄存器. 不管怎样 这
ad5362/ad5363 updates 这 dac 寄存器 仅有的 如果 这 x2 数据
有 changed, 因此 removingunnecessary 数字的 串扰.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com