SL11RIDE
文档 #: 38-08007 rev. ** 页 22 的 27
10.6 快 epp 管脚 分派 和 描述
表格 10-5. 快 epp 管脚 分派 和 描述
管脚 名字 管脚 非. gpio 管脚 管脚 类型 gpio &放大; 快 epp 管脚 碎片 修订 1.1
V
DD
1 电源 +3.3 vdc 供应
D0 2 Bidir 外部 记忆 数据 总线, data0
D1 3 Bidir 外部 记忆 数据 总线, data1
D2 4 Bidir 外部 记忆 数据 总线, data2
D3 5 Bidir 外部 记忆 数据 总线, data3
D4 6 Bidir 外部 记忆 数据 总线, data4
D5 7 Bidir 外部 记忆 数据 总线, data5
D6 8 Bidir 外部 记忆 数据 总线, data6
D7 9 Bidir 外部 记忆 数据 总线, data7
D8 10 Bidir 外部 记忆 数据 总线, data8
D9 11 Bidir 外部 记忆 数据 总线, data9
D10 12 Bidir 外部 记忆 数据 总线, data10
D11 13 Bidir 外部 记忆 数据 总线, data11
地 14 地 数字的 地面.
X1 15 输入 外部 48-mhz 结晶 或者 时钟 输入.
X2 16 输出 外部 结晶 输出. 非 连接 当 x1 是 使用 为 时钟 输入
VDD 17 电源 +3.3 vdc 供应
D12 18 Bidir 外部 记忆 数据 总线, data12
D13 19 Bidir 外部 记忆 数据 总线, data13
D14 20 Bidir 外部 记忆 数据 总线, data14
D15 21 Bidir 外部 记忆 数据 总线, data15
A20 22 输出 外部 记忆 地址 总线, a20
A19 23 输出 外部 记忆 地址 总线, a19
A18 24 输出 外部 记忆 地址 总线, a18
A17 25 输出 外部 记忆 地址 总线, a17
A16 26 输出 外部 记忆 地址 总线, a16
A15 27 输出 外部 记忆 地址 总线, a15
A14 28 输出 外部 记忆 地址 总线, a14
A13 29 输出 外部 记忆 地址 总线, a13
A12 30 输出 外部 记忆 地址 总线, a12
A11 31 输出 外部 记忆 地址 总线, a11
A10 32 输出 外部 记忆 地址 总线, a10
A9 33 输出 外部 记忆 地址 总线, a9
A8 34 输出 外部 记忆 地址 总线, a8
A7 35 输出 外部 记忆 地址 总线, a7
A6 36 输出 外部 记忆 地址 总线, a6
A5 37 输出 外部 记忆 地址 总线, a5