首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1132588
 
资料名称:AD6600AST
 
文件大小: 303.78K
   
说明
 
介绍:
Dual Channel, Gain-Ranging ADC with RSSI
 
 


: 点此下载
  浏览型号AD6600AST的Datasheet PDF文件第1页
1
浏览型号AD6600AST的Datasheet PDF文件第2页
2
浏览型号AD6600AST的Datasheet PDF文件第3页
3

4
浏览型号AD6600AST的Datasheet PDF文件第5页
5
浏览型号AD6600AST的Datasheet PDF文件第6页
6
浏览型号AD6600AST的Datasheet PDF文件第7页
7
浏览型号AD6600AST的Datasheet PDF文件第8页
8
浏览型号AD6600AST的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
–4–
AD6600–SPECIFICATIONS
定时 (所需的)东西 和 切换 规格
1, 2
(avcc = 5 v, dvcc = 3.3 v; enc 和
ENC
= 20 msps, 职责 循环 = 50%; t
最小值
= –40
c, t
最大值
= +85
c 除非 否则 指出.)
测试 AD6600AST
参数 名字 温度 水平的 最小值 典型值 最大值 单位
encode/clk2
×
encode rising 至 clk2
×
下落
3
t
CF
全部 IV 6.5 8.0 9.5 ns
encode rising 至 clk2
×
Rising
4
t
CR
全部 IV t
CF
+ (t
ENCH
)/2 ns
@ encode = 13 msps, 50% 职责 循环 全部 IV 25.7 27.2 28.7 ns
@ encode = 20 msps, 50% 职责 循环 全部 IV 19.0 20.5 22.0 ns
CLK2
×
/数据 (d10:0, rssi2:0)
5
CLK2
×
至 数据 rising 低 延迟
3
t
2
×
_drl
全部 IV 3.0 6.5 ns
CLK2
×
至 数据 支撑 时间
3
t
h_d2
×
全部 IV 3.0 6.5 ns
CLK2
×
至 数据 下落 低
3, 6
t
2
×
_dfl
25
°
C IV 10.0 15.0 20.0 ns
全部 IV 11.0 15.5 22.0 ns
CLK2
×
至 数据 建制 时间
4
t
s_d2
×
全部 IV t
ENCH
– t
2
×
_dfl
ns
@ encode = 13 msps, 50% 职责 循环 全部 IV 16.5 23.0 ns
@ encode = 20 msps, 50% 职责 循环
6
25
°
C IV 5.0 10.0 ns
全部 IV 3.0 9.5 ns
CLK2
×
/ab_输出
5
CLK2
×
至 ab_输出 rising 低 延迟
3
t
2
×
_arl
全部 IV 7.0 11.0 ns
CLK2
×
至 ab_输出 支撑 时间
3
t
h_a2
×
全部 IV 7.0 11.0 ns
CLK2
×
至 ab_输出 下落 低 延迟
3, 6
t
2
×
_afl
25
°
C IV 12.0 18.0 23.0 ns
全部 IV 10.7 19.0 26.0 ns
CLK2
×
至 ab_输出 建制 时间
4
t
s_a2
×
全部 IV t
ENCH
– t
2
×
_afl
ns
@ encode = 13 msps, 50% 职责 循环 全部 IV 12.5 19.5 ns
@ encode = 20 msps, 50% 职责 循环
6
25
°
C IV 2.0 7.0 ns
全部 IV –1.0 6.0 ns
encode/数据 (d10:0, rssi2:0)
encode 至 数据 rising 低 延迟
4
t
en_drl
全部 IV t
CR
+ t
2
×
_drl
ns
encode 至 数据 支撑 时间
4
t
h_den
全部 IV t
en_drl
ns
@ encode = 13 msps, 50% 职责 循环 全部 IV 28.7 33.7 ns
@ encode = 20 msps, 50% 职责 循环 全部 IV 22.0 27.0 ns
encode 至 数据 下落 低 延迟
4
t
en_dfl
全部 IV t
CR
+ t
2
×
_dfl
ns
encode 至 数据 延迟 (建制)
4
t
s_den
全部 IV t
ENC
– t
en_dfl
ns
@ encode = 13 msps, 50% 职责 循环 全部 IV 26.2 34.2 ns
@ encode = 20 msps, 50% 职责 循环
6
25
°
C IV 8.0 14.5 ns
全部 IV 6.0 14.0 ns
encode/ab_输出
encode 至 ab_输出 rising 低 延迟
4
t
en_arl
全部 IV t
CR
+ t
2
×
_arl
ns
encode 至 ab_输出 延迟 (支撑)
4
t
h_aen
全部 IV t
en_arl
ns
@ encode = 13 msps, 50% 职责 循环 全部 IV 32.7 38.2 ns
@ encode = 20 msps, 50% 职责 循环 全部 IV 26.0 31.5 ns
encode 至 ab_输出 下落 低 延迟
4
t
en_afl
全部 IV t
CR
+ t
2
×
_afl
ns
encode 至 ab_输出 延迟 (建制)
4
t
s_aen
全部 IV t
ENC
– t
en_afl
ns
@ encode = 13 msps, 50% 职责 循环 全部 IV 22.2 30.7 ns
@ encode = 20 msps, 50% 职责 循环
6
25
°
C IV 5.0 11.5 ns
全部 IV 2.0 10.5 ns
注释
1
看 ad6600 定时 图解.
2
所有 切换 规格 测试 用 驱动 enc 和
ENC
differentially.
3
这个 规格 是 不 一个 函数 的 encode 时期 和 职责 循环.
4
这个 规格 是 一个 函数 的 encode 时期 和 职责 循环.
5
CLK2
×
关联 至 2.0 v 越过; 数字的 输出 水平 关联 至 0.8 v 和 2.0 v crossings; 所有 输出 和 10 pf 加载.
6
为 这些 particular 规格, 这 25
°
c 规格 是 有效的 从 25
°
c 至 85
°
c. 这 全部 温度 规格 包含 cold 温度 extreme 和
覆盖 这 全部 范围, –40
°
c 至 +85
°
c.
规格 主题 至 改变 没有 注意.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com