MOTOROLA
mpc850 (rev. 一个/b/c) 硬件 specifications
13
布局 practices
B7b clkout 至 br, bg, frz,
vfls[0–1], vf[0–2] iwp[0–2],
lwp[0–1], sts
invalid
4
5.00 — 7.58 — 6.25 — 0.250 50.00 ns
B8 clkout 至 a[6–31],
rd/wr
, burst, d[0–31],
dp[0–3] 有效的
5.00 11.75 7.58 14.33 6.25 13.00 0.250 50.00 ns
B8a clkout 至 tsiz[0–1], reg
,
RSV
, at[0–3] bdip, ptr 有效的
5.00 11.75 7.58 14.33 6.25 13.00 0.250 50.00 ns
B8b clkout 至 br
, bg, vfls[0–1],
vf[0–2], iwp[0–2], frz,
lwp[0–1], sts
有效的
4
5.00 11.74 7.58 14.33 6.25 13.00 0.250 50.00 ns
B9 clkout 至 a[6–31] rd/wr
,
B
urst, d[0–31], dp[0–3],
tsiz[0–1], reg
, rsv, at[0–3],
PTR
高-z
5.00 11.75 7.58 14.33 6.25 13.00 0.250 50.00 ns
B11 clkout 至 ts
, bb assertion 5.00 11.00 7.58 13.58 6.25 12.25 0.250 50.00 ns
B11a clkout 至 t
一个, bi assertion,
(当 驱动 用 这 记忆
控制 或者 pcmcia 接口)
2.50 9.25 2.50 9.25 2.50 9.25 — 50.00 ns
B12 clkout 至 ts
, bb negation 5.00 11.75 7.58 14.33 6.25 13.00 0.250 50.00 ns
B12a clkout 至 t
一个, bi negation
(当 驱动 用 这 记忆
控制 或者 pcmcia 接口)
2.50 11.00 2.50 11.00 2.50 11.00 — 50.00 ns
B13 clkout 至 ts
, bb 高-z 5.00 19.00 7.58 21.58 6.25 20.25 0.250 50.00 ns
B13a clkout 至 t
一个, bi 高-z, (当
驱动 用 这 记忆 控制
或者 pcmcia 接口)
2.50 15.00 2.50 15.00 2.50 15.00 — 50.00 ns
B14 clkout 至 tea
assertion 2.50 10.00 2.50 10.00 2.50 10.00 — 50.00 ns
B15 clkout 至 tea
高-z 2.50 15.00 2.50 15.00 2.50 15.00 — 50.00 ns
B16 T
一个, bi 有效的 至 clkout(建制
时间)
5
9.75 — 9.75 — 9.75 — — 50.00 ns
B16a TEA
, kr, retry, 有效的 至
clkout (建制 时间
) 5
10.00 — 10.00 — 10.00 — — 50.00 ns
B16b BB
, bg, br 有效的 至 clkout
(建制 时间)
6
8.50 — 8.50 — 8.50 — — 50.00 ns
B17 clkout 至 t
一个, tea, bi, bb, bg,
BR
有效的 (支撑 时间).
5
1.00 — 1.00 — 1.00 — — 50.00 ns
B17a clkout 至 kr
, retrY, 除了
TEA
有效的 (支撑 时间)
2.00 — 2.00 — 2.00 — — 50.00 ns
B18 d[0–31], dp[0–3] 有效的 至
clkout rising 边缘 (建制
时间)
7
6.00 — 6.00 — 6.00 — — 50.00 ns
表格 6-6. 总线 运作 定时
1
(持续)
Num 典型的
50 mhz 66 mhz 80 mhz
FFACT
cap 加载
(default
50 pf)
单位
最小值 最大值 最小值 最大值 最小值 最大值