首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1132620
 
资料名称:XPC850SRZT80BU
 
文件大小: 825.92K
   
说明
 
介绍:
Microprocessor
 
 


: 点此下载
  浏览型号XPC850SRZT80BU的Datasheet PDF文件第15页
15
浏览型号XPC850SRZT80BU的Datasheet PDF文件第16页
16
浏览型号XPC850SRZT80BU的Datasheet PDF文件第17页
17
浏览型号XPC850SRZT80BU的Datasheet PDF文件第18页
18

19
浏览型号XPC850SRZT80BU的Datasheet PDF文件第20页
20
浏览型号XPC850SRZT80BU的Datasheet PDF文件第21页
21
浏览型号XPC850SRZT80BU的Datasheet PDF文件第22页
22
浏览型号XPC850SRZT80BU的Datasheet PDF文件第23页
23
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MOTOROLA
mpc850 (rev. 一个/b/c) 硬件 specifications
19
布局 practices
图示 6-2 是 这 控制 定时 图解.
1
这 minima 提供 假设 一个 0 pf 加载, whereas maxima 假设 一个 50pf 加载. 为 发生率 不 marked 在 这
部分, 新 总线 定时 必须 是 计算 为 所有 频率-依赖 交流 参数. 频率-依赖 交流
参数 是 那些 和 一个 entry 在 这 ffactor column. 交流 参数 没有 一个 ffactor entry 做 不 需要 至
是 计算 和 能 是 带去 直接地 从 这 频率 column 相应的 至 这 频率 marked 在 这
部分. 这 下列的 equations 应当 是 使用 在 这些 calculations.
为 一个 频率 f, 这 下列的 equations 应当 是 应用 至 各自 一个 的 这 在之上 参数:
为 minima:
为 maxima:
在哪里:
d 是 这 参数 值 至 这 频率 必需的 在 ns
f 是 这 运作 频率 在 mhz
D
50
是 这 参数 值 defined 为 50 mhz
cap 加载 是 这 电容 加载 在 这 信号 在 question.
ffactor 是 这 一个 defined 为 各自 的 这 参数 在 这 表格.
2
阶段 和 频率 jitter 效能 结果 是 有效的 仅有的 如果 这 输入 jitter 是 较少 比 这 prescribed 值.
3
如果 这 比率 的 改变 的 这 频率 的 extal 是 慢 (i.e. 它 做 不 jump 在 这 最小 和 最大
值 在 一个 循环) 或者 这 频率 的 这 jitter 是 快 (i.e., 它 做 不 停留 在 一个 extreme 值 为 一个 长 时间) 然后
这 最大 允许 jitter 在 extal 能 是 向上 至 2%.
4
这 定时 为 br 输出 是 相关的 当 这 mpc850 是 选择 至 工作 和 外部 总线 arbiter. 这 定时 为 bg
输出 是 相关的 当 这 mpc850 是 选择 至 工作 和 内部的 总线 arbiter.
5
这 建制 时间 必需的 为 t一个, tea, 和 bi 是 相关的 仅有的 当 它们 是 有提供的 用 一个 外部 设备 (和 不
当 这 记忆 控制 或者 这 pcmcia 接口 驱动 它们).
6
这 定时 必需的 为 br 输入 是 相关的 当 这 mpc850 是 选择 至 工作 和 这 内部的 总线 arbiter. 这
定时 为 bg
输入 是 相关的 当 这 mpc850 是 选择 至 工作 和 这 外部 总线 arbiter.
7
这 d[0–31] 和 dp[0–3] 输入 timings b20 和 b21 谈及 至 这 rising 边缘 的 这 clkout 在 这个 这 ta 输入
信号 是 asserted.
8
这 d[0:31] 和 dp[0:3] 输入 timings b20 和 b21 谈及 至 这 下落 边缘 的 clkout. 这个 定时 是 有效的 仅有的 为
读 accesses 控制 用 碎片-选择 控制 用 这 upm 在 这 记忆 控制, 为 数据 beats 在哪里 dlt3
= 1 在 这 upm 内存 words. (这个 是 仅有的 这 情况 在哪里 数据 是 latched 在 这 下落 边缘 的 clkout.
9
这 定时 b30 谈及 至 cs 当 acs = '00' 和 至 we[0:3] 当 csnt = '0'.
10
这 信号 upwait 是 考虑 异步的 至 clkout 和 同步 内部. 这 timings specified 在
b37 和 b38 是 specified 至 使能 这 freeze 的 这 upm 输出 信号.
11
这 作 信号 是 考虑 异步的 至 clkout.
d =
ffactor x 1000
F
(d
50
- 20 x ffactor)
+
d =
ffactor x 1000
F
(d
50
-20 x ffactor)
++
1ns(cap 加载 - 50) / 10
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com