platform flash 在-系统 可编程序的 配置 proms
ds123 (v2.6) march 14, 2005
www.xilinx.com
17
初步的 产品 规格
R
图示 11:
configuring 在 主控 selectmap 模式
XCFxxP
platform flash
PROM
V
CCINT
V
CCO
(2)
V
CCJ
(2)
TDI
TMS
TCK
地
d[0:7]
CLK
CE
CEO
oe/重置
CF
(5)
BUSY
(4)
TDO
xilinx fpga
主控 selectmap
d[0:7]
CCLK
完毕
init_b
prog_b
BUSY
(4)
TDI
TMS
TCK
地
模式 管脚
(1)
rdwr_b
cs_b
TDO
V
CCJ
V
CCO
V
CCINT
d[0:7]
CCLK
完毕
init_b
prog_b
BUSY
(4)
4.7 k
Ω
4.7 k
Ω
(1)
V
CCO
(2)
...optional
从动装置 fpgas
和
完全同样的
配置
TDI
TMS
TCK
TDO
注释:
1 为 模式 管脚 连接 和 完毕 管脚 pullup 值, 谈及 至 这 适合的 fpga 数据 薄板.
2 为 兼容 电压, 谈及 至 这 适合的 数据 薄板.
3 cs_b (或者 cs) 和 rdwr_b (or write) 必须 是 也 驱动 低 或者 牵引的 向下 exernally. 一个 选项 是 shown.
4 这 busy 管脚 是 仅有的 有 和 这 xcfxxp platform flash prom, 和 这 连接 是 仅有的 必需的 为
高-频率 selectmap 模式 配置. 为 busy 管脚 (所需的)东西, 谈及 至 这 适合的 fpga 数据 薄板.
5 为 这 xcfxxp 这 cf 管脚 是 一个 双向的 管脚.
1K
Ω
1K
Ω
i/o
(3)
i/o
(3)
ds123_14_100804