首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1133564
 
资料名称:AD652
 
文件大小: 779.86K
   
说明
 
介绍:
 
 


: 点此下载
  浏览型号AD652的Datasheet PDF文件第2页
2
浏览型号AD652的Datasheet PDF文件第3页
3
浏览型号AD652的Datasheet PDF文件第4页
4
浏览型号AD652的Datasheet PDF文件第5页
5

6
浏览型号AD652的Datasheet PDF文件第7页
7
浏览型号AD652的Datasheet PDF文件第8页
8
浏览型号AD652的Datasheet PDF文件第9页
9
浏览型号AD652的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD652
rev. c | 页 6 的 28
theory 的 运作
一个 同步的 vfc 是 类似的 至 其它 电压-至-频率
转换器 在 那 一个 积分器 是 使用 至 执行 一个 承担-
balance 的 这 输入 信号 和 一个 内部的 涉及 电流.
不管怎样, 相当 比 使用 一个 一个-shot 作 这 primary 定时
元素, 这个 需要 一个 高 质量 和 低 逐渐变化 电容, 一个
同步的 电压-至-频率 转换器 (svfc) 使用 一个
外部 时钟. 这个 准许 这 设计者 至 决定 这 系统
稳固 和 逐渐变化 为基础 在之上 这 外部 时钟 选择. 一个
结晶 振荡器 将 也 是 使用 如果 desired.
这 svfc architecture 提供 其它 系统 有利因素
besides 低 逐渐变化. 如果 这 输出 频率 是 量过的 用
counting 脉冲 gated 至 一个 信号 那 是 获得 从 这 时钟,
这 时钟 稳固 是 unimportant 和 这 设备 simply
执行 作 一个 电压-控制 频率 分隔物, producing 一个
高 决议 一个/d. 如果 一个 大 号码 的 输入 必须 是
监控 同时发生地 在 一个 系统, 这 控制 定时
relationship 在 这 频率 输出 脉冲 和 这 用户-
有提供的 时钟 非常 使简化 这个 信号 acquisition. 也, 如果
这 时钟 信号 是 提供 用 一个 vfc, 这 输出 频率 的
这 svfc 是 均衡的 至 这 产品 的这 二 输入
电压. 因此, multiplication 和 一个-至-d 转换 在
二 信号 是 执行 同时发生地.
00798-002
+V
S
1
修整
2
修整
3
运算 放大 输出
4
运算 放大 "–"
5
运算 放大 "+"
6
10 volt 输入
7
–V
S
8
竞赛 ref
16
竞赛 "+"
15
竞赛 "–"
14
相似物 地
13
数字的 地
12
freq 输出
11
时钟 输入
10
C
OS
9
一个
SHOT
"d"
FLOP
QCK
D
Q
1mA
20k
AD652
同步的
电压-至-
频率
转换器
5V
涉及
图示 2. cerdip 管脚 配置
这 pinouts 的 这 ad652 svfc 是 显示 在 图示 2 和
图示 3. 一个 块 图解 的 这 设备 配置 作 一个 svfc,
along 和 各种各样的 系统 波形, 是 显示 在 图示 4.
00798-003
运算 放大 输出
4
运算 放大 "–"
5
运算 放大 "+"
6
5v 输入
7
10v 输入
8
竞赛 "+"
18
竞赛 "–"
17
相似物 地
16
数字的 地
15
freq 输出
14
8v 输入
9
OPTIONAL
10v 输入
10
–V
S
11
C
OS
12
时钟
输入
13
NC
3
+V
S
2
NC
1
竞赛 ref
20
NC
19
1mA
5V
涉及
nc = 非 连接
"d"
FLOP
Q
CK
D
Q
一个
SHOT
10k
10k
16k
4k
AD652
同步的
电压-至-频率
转换器
图示 3. plcc 管脚 配置
图示 4 显示 这 典型 向上-和-向下 ramp 积分器 输出
的 一个 承担-balance vfc. 之后 这 积分器 输出 有
crossed 这 比较器 门槛 和 这 输出 的 这 和
门 有 gone 高, nothing 发生 直到 一个 负的 边缘 的 这
时钟 comes along 至 转移 这 信息 至 这 输出 的
这 d flop. 在 这个 要点, 这 时钟 水平的 是 低, 所以 这 获得 做
不 改变 状态. 当 这 时钟 returns 高, 这 获得 输出
变得 高 和 驱动 这 转变 至 重置 这 积分器; 在 这
一样 时间, 这 获得 驱动 这 和 门 至 一个 低 输出 状态.
在 这 非常 next 负的 边缘 的 这 时钟, 这 低 输出 状态
的 这 和 门 是 transferred 至 这 输出 的 这 d flop.
当 这 时钟 returns 高, 这 获得 输出 变得 低 和
驱动 这 转变 后面的 在 这 合并 模式. 在 这 一样
时间, 这 获得 驱动 这 和 门 至 一个 模式 在哪里 它
truthfully 接转 这 信息 提交 至 它 用 这
比较器.
因为 这 重置 脉冲 应用 至 这 积分器 是 exactly 一个
时钟 时期 长, 这 仅有的 放置 在哪里 逐渐变化 能 出现 是 在 一个
变化 的 这 对称 的 这 切换 速 和
温度.
自从 各自 重置 脉冲波 是 完全同样的, 这 ad652 svfc 生产 一个
非常 直线的 电压-至-频率 转移 relation. 也, 因为
所有 重置 脉冲 是 gated 用 这 时钟, 那里 是 非 问题
和 dielectric absorption 造成 这 持续时间 的 一个 重置 脉冲波
至 是 影响 用 这 长度 的 时间 自从 这 last 重置.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com