首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1133760
 
资料名称:AD9911
 
文件大小: 937.45K
   
说明
 
介绍:
 
 


: 点此下载
  浏览型号AD9911的Datasheet PDF文件第6页
6
浏览型号AD9911的Datasheet PDF文件第7页
7
浏览型号AD9911的Datasheet PDF文件第8页
8
浏览型号AD9911的Datasheet PDF文件第9页
9

10
浏览型号AD9911的Datasheet PDF文件第11页
11
浏览型号AD9911的Datasheet PDF文件第12页
12
浏览型号AD9911的Datasheet PDF文件第13页
13
浏览型号AD9911的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9911
rev. 0 | 页 10 的 44
管脚 配置 和 function 描述
管脚 1
指示信号
nc = 非 连接
1
同步_在
2
同步_输出
3
主控_重置
4
pwr_dwn_ctL
5
AVDD
6
NC
7
AVDD
8
AVDD
9
AVDD
10
NC
11
AVDD
12
NC
13
AVDD
14
AVDD
35
IOUT
36
IOUT
37
AVDD
38
AGND
39
AVDD
40
P0
41
P1
42
P2
34
AGND
33
AVDD
32
NC
31
AVDD
30
AVDD
29
AVDD
15
AV
DD
16
NC
17
dac_rset
19
AVDD
21
AVDD
20
AGND
22
ref_clk
23
ref_c
LK
24
clk_模式_sel
25
AGND
26
AVDD
27
循环_过滤
28
NC
18
AGND
45
DVDD
46
i/o_更新
47
CS
48
SCLK
49
dvdd_i/o
50
SDIO
_0
51
sdio_1
52
sdio_2
53
sdio_3
54
同步_cl
K
44
DGND
43
P3
顶 视图
(不 至 规模)
AD9911
55
DVDD
56
DGND
注释
1. 这 exposed epad 在 bottom 一侧 的 包装 是
一个 电的 连接 和 必须 是
焊接 至 地面.
2. 管脚 49 是 dvdd_i/o 和 是 系 至 3.3v.
05785-006
图示 6. 管脚 配置
表格 3. 管脚 函数 描述
管脚 非. Mnemonic i/o 描述
1 同步_在 I
synchronizes 多样的 ad9911 设备. connects 至 这 同步_输出 管脚 的 这 主控
ad9911 设备.
2 同步_输出 O
synchronizes 多样的 ad9911 设备. connects 至 这 同步_在 管脚 的 这 从动装置
ad9911 设备.
3 主控_重置 I
起作用的 高 重置 管脚. asserting 这个 管脚 forces 这 内部的 寄存器 至 这 default
状态 显示 在 这
寄存器 编排部分.
4 pwr_dwn_ctl I 外部 电源-向下 控制. 看 这 电源 向下 功能 部分 为 详细信息.
5, 7, 8, 9, 11, 13, 14,
15, 19, 21, 26, 29,
30, 31, 33, 37, 39
AVDD I 相似物 电源 供应 管脚 (1.8 v).
18, 20, 25, 34, 38 AGND I 相似物 地面 管脚.
45, 55 DVDD I 数字的 电源 供应 管脚 (1.8 v).
44, 56 DGND I 数字的 电源 地面 管脚.
35
IOUT
O complementary dac 输出. terminates 在 avdd.
36 IOUT O 真实 dac 输出. terminates 在 avdd.
17 dac_rset I
establishes 这 涉及 电流 为 这dac. 一个 1.91 kΩ 电阻 (名义上的) 是
连接 从 管脚 17 至 agnd.
22
ref_clk
I
complementary 涉及 时钟/振荡器 输入. 当 这 ref_clk 是 运作 在
单独的-结束 模式, 这个 管脚 应当 是 decoupled 至 avdd 或者 agnd 和 一个
0.1 µf 电容.
23 ref_clk i
涉及 时钟/振荡器 输入. 当 这 ref_clk 运作 在 单独的-结束 mode,
管脚 23 是 这 输入. 看 这
模式 的 运作部分 为 这 涉及 时钟
配置.
24 clk_模式_sel I
控制 管脚 为 这 振荡器. 提醒: 做 不 驱动 这个 管脚 在之外 1.8 v. 当 高
(1.8 v), 这 振荡器 是 使能 至 接受一个 结晶 作 这 ref_clk 源. 当 低,
这 振荡器 是 绕过.
27 循环_过滤 I
connects 至 这 外部 零 补偿 网络 的 这 pll 循环 过滤. 典型地,
这 网络 组成 的 一个 0 Ω 电阻 在 series 和 一个 680 pf 电容 系 至 avdd.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com