首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1133760
 
资料名称:AD9911
 
文件大小: 937.45K
   
说明
 
介绍:
 
 


: 点此下载
  浏览型号AD9911的Datasheet PDF文件第16页
16
浏览型号AD9911的Datasheet PDF文件第17页
17
浏览型号AD9911的Datasheet PDF文件第18页
18
浏览型号AD9911的Datasheet PDF文件第19页
19

20
浏览型号AD9911的Datasheet PDF文件第21页
21
浏览型号AD9911的Datasheet PDF文件第22页
22
浏览型号AD9911的Datasheet PDF文件第23页
23
浏览型号AD9911的Datasheet PDF文件第24页
24
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9911
rev. 0 | 页 20 的 44
数据
排整齐
10-位 dac
dac 1
cos(x)
dds 核心 1
MUX
0
cfr <18:16>
cfr <18:16>
cfr <18:16>
10 10
10
10
10
10
10
cos(x)
dds 核心 0
cos(x)
dds 核心 2
cos(x)
dds 核心 3
10
3
3
10
3
05785-035
数据
排整齐
数据
排整齐
图示 36. spurkiller/multitone 模式 配置
测试-声调 模式
测试-声调 模式 使能 sinusoidal 振幅 调制 的 这
运输车 (ch1). 设置 位 2 在 寄存器 0x01 使能 测试-声调
模式. auxiliary ch2 和 ch3 应当 两个都 是 无能 使用
这 频道 使能 位 (csr 位 <7>). 这 频率 的
调制 是 设置 使用 这 频率 tuning 文字
(寄存器 0x04 位 <31:0>) 的 auxiliary ch0. auxiliary ch0
输出 scalar (寄存器 0x06 位 <0:9>) sets 这 巨大 的
这 调节 信号. 看
图示 37为 一个 图解 的 这 测试-
声调 模式 配置.
dac 1
cos(x)
dds 核心 1
10
10
14 10
10
cos(x)
dds 核心 0
阶段 补偿 振幅
05785-036
图示 37. 测试-声调 模式 配置
涉及 时钟 模式
这 ad9911 支持 一些 方法 为 generating 这
内部的 系统 时钟. 一个 在-碎片 振荡器 电路 是 有
为 初始的 这 低 频率 涉及 信号 用 连接
一个 结晶 至 这 时钟 输入 管脚. 这 系统 时钟 能 也 是
发生 使用 这 内部的, pll-为基础 涉及 时钟
乘法器, 准许 这 部分 至 运作 和 一个 低 频率
时钟 源 当 安静的 供应 一个 高 样本 比率 为 这
dds 和 dac. 为 最好的 阶段 噪音 效能, 一个 clean,
稳固的 时钟 和 一个 高 回转 比率 是 必需的.
enabling 这 pll 准许 multiplication 的 这 涉及 时钟
频率 从 4× 至 20×, 在 integer 步伐. 这 pll multiplica-
tion 值 是 5-位 located 在 这 函数 寄存器 1 (fr1) 位
<22:18>. 为 更远 信息, 谈及 至 这
寄存器 编排
部分.
当 fr1 <22:18> 是 编写程序 和 值 ranging 从 4 至
20 (decimal), 这 时钟 乘法器 是 使能. 这 integer 值 在
这 寄存器 代表 这 multiplication 因素. 这 系统 时钟
比率 和 这 时钟 乘法器 使能 是 equal 至 这 涉及 时钟
比率 时间 这 multiplication 因素. 如果 fr1 <22:18> 是 编写程序
和 一个 值 较少 比 4 或者 更好 比 20, 这 时钟 乘法器 是
无能. 便条 那 这 输出 频率 的 这 pll 有 一个 restricted
频率 范围. 那里 是 一个 vco 增益 位 那 必须 是 设置
appropriately. 这 vco 增益 位 (fr1<23>) 定义 二 范围
(低/高) 的 频率 输出. 看 这
寄存器 编排部分 为
配置 方向 和 defaults.
这 承担 打气 电流 在 这 pll defaults 至 75
µa,
这个
典型地 生产 这 最好的 阶段 噪音 特性.
增加 承担 打气 电流 典型地 degrades 阶段 噪音,
但是 减少 这 锁 时间 和 改变 这 循环 带宽. 这
承担 打气 控制 位 (fr1 <17:16>) 函数 是 描述
在 这
寄存器 编排部分.
至 使能 这 在-碎片 振荡器 为 结晶 运作, 驱动
clk_模式_sel (管脚 24) 高. 这 clkmodesel 管脚 是
考虑 一个 相似物 输入, 运行 在 1.8 v 逻辑. 和 这
在-碎片 振荡器 使能, 连接 的 一个 外部 结晶 至
这 ref_clk 和 ref_clkb 输入 是 制造 producing 一个 低
频率 涉及 时钟. 这 结晶 频率 必须 是 在 这
范围 的 20 mhz 至 30 mhz. summarizes 这 时钟 模式
选项. 看 这
寄存器 maps部分 为 更多 详细信息.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com