Intel
®
82845mp/82845mz chipset-mobile (mch-m)
250687-002 数据手册19
R
表格 3. mch-m 时钟 比率 表格
接口 速 cpu 系统 总线 频率 比率
系统 记忆 ddr 200 mhz 1:1 同步的
agp 66 mhz 异步的
hub 接口 66 mhz 异步的
1.7. 系统 中断
这 intel
845mp/845mz chipset mch-m 支持 两个都 8259 和 intel mobile pentium 4 处理器-m
中断 传送 mechanisms. 这 串行 apic 中断 mechanism 是 不 supported.
这 8259 支持 组成 的 flushing inbound hub 接口 写 缓存区 当 一个 中断
acknowledge 循环 是 forwarded 从 这 系统 总线 至 这 hub 接口.
这 intel
845mp/845mz chipset mch-m 支持 这 mobile intel pentium 4 处理器-m 中断
传送 mechanism. pci msi 中断 是 发生 作 记忆 写. 这 mch-m decodes
upstream 记忆 写 至 这 范围 0fee0_0000h - 0feef_ffffh 从 agp 和 这 hub 接口
作 message 为基础 中断. 这 mch-m forwards 这 记忆 写, along 和 这 有关联的 写
数据, 至 这 系统 总线 作 一个 中断 message transaction. 便条 那 自从 这个 地址 做 不 decode
作 部分 的 主要的 记忆, 这 写 循环 和 这 写 数据 做 不 得到 forwarded 至 dram 通过 这 写
缓存区. 这 intel
845mp/845mz chipset mch-m 提供 这 回馈 和 trdy# 为 所有 中断
message 循环 包含 这 ones originating 从 这 mch-m. 这 intel
845mp/845mz chipset
mch-m 支持 中断 re-方向 为 inter-处理器 中断 (ipis) 作 好 作 upstream 中断
记忆 写.
为 message 为基础 中断, 系统 写 缓存区 coherency 是 maintained 用 relying 在 strict 订货
的 记忆 写. 这 intel
845mp/845mz chipset mch-m 确保 那 所有 记忆 写 received
从 一个 给 接口 较早的 至 一个 中断 message 记忆 写 是 delivered 至 这 系统 总线 为
snooping 在 这 一样 顺序 那 它们 出现 在 这 给 接口.