整体的 t1/e1 lh/sh transceiver 为 ds1/dsx-1 或者 pri 产品
—
LXT361
数据手册
13
3.0 函数的 描述
这 lxt361 是 一个 全部地 整体的, pcm transceiver 为 长- 或者 短的-hual, 1.544 mbps (t1) 或者
2.048 mbps (e1) 产品 准许 全部-duplex 传递 的 数字的 数据 在 存在
twisted-一双 installations. 这 设备 接口 和 二 twisted-一双 线条 (一个 一双 各自 为
transmit 和 receive) 通过 标准 脉冲波 transformers 和 适合的 电阻器.
这 图示 在 这 front 页 的 这个 数据 薄板 显示 一个 块 图解 的 这 lxt361. 控制 的
这 碎片 是 通过 这 8-位 并行的 微处理器 端口. 保卫-alone 运作 是 不 supported.
这 lxt361 提供 一个 高-精确, 结晶-较少 jitter attenuator (ja). 这 用户 将 放置 这
ja 在 这 transmit 或者 receive path, 或者 绕过 它 完全地.
这 transceiver 满足 或者 超过 fcc, ansi, 和 在&放大;t 规格 为 csu 和 dsx-1
产品, 作 好 作 itu 和 etsi (所需的)东西 为 e1 isdn pri 产品.
3.1 Initialization
在 电源 向上, 这 transceiver 仍然是 静态的 直到 这 电源 供应 reaches 大概 3 v.
在之上 越过 这个 门槛, 这 设备 begins 一个 32 ms 重置 循环 至 calibrate 这 阶段 锁
循环 (pll). 这 transceiver 使用 一个 涉及 时钟 至 calibrate 这 plls: 这 传输者 涉及
是 tclk, 和 这 接受者 涉及 时钟 是 mclk. mclk 是 mandatory 为 碎片 运作 和
必须 是 独立, 自由 运动, 和 jitter 自由.
3.1.1 重置 运作
一个 重置 运作 initializes 这 状态 和 状态 machines 为 这 los, ais, nloop, 和 qrss
blocks. writing 一个 1 至 这 位 cr2.重置 commands 一个 重置 这个 clears 所有 寄存器 至 0. 准许
32 ms 为 这 设备 至 settle.
3.2 传输者
3.2.1 transmit 数字的 数据 接口
输入 数据 为 传递 面向 这 线条 是 clocked serially 在 这 设备 在 这 tclk 比率. tpos
和 tneg 是 这 双极 数据 输入. 在 单极的 模式, 这 tdata 管脚 accepts 单极的 数据.
输入 数据 将 通过 通过 也 这 jitter attenuator 或者 b8zs/hdb3 encoder 或者 两个都. 设置
cr1.encenb = 1 使能 b8zs/hdb3 encoding. 和 零 抑制 使能, 控制
寄存器 #1 (cr1) 位 ec1 通过 ec4 决定 这 编码 scheme 作 列表 在表格 8 在
页 27.
tclk 供应 输入 同步. 看 这图示 14 在 页 41为 这 transmit 定时
(所需的)东西 为 tclk 和 这 主控 时钟 (mclk).