www.datasheet4u.com
Realtek
Rtd2523/2513
32
地址: 1bFILter_ctrl0 (filter control register1)Default: c4h
BitMode Function
7:2r/w
Horizontal filter coefficient initi一个l v一个lue
;def一个ult:110001
1r/w
使能 用户 definedvertic一个l 过滤 coefficient t一个ble
0: 使不能运转
1: 使能
0r/w
使能 用户 defined horizont一个l 过滤 coefficient t一个ble
0: 使不能运转
1: 使能
地址: 1cFILter_ctrl1 (filter control register2)Default: c4h
BitMode Function
7:2r/w
Vertic一个l 过滤 coefficient initi一个lvalue
;def一个ult:110001
1r/w
Select用户 defined filter coefficientT能f或者 进入 频道
0: horizontal
1:Vertical
0r/w
使能 过滤 coefficient 进入
0: 使不能运转
1: 使能 the 进入 ch一个nnels
地址: 1dFILter_pORt (用户 定义 过滤 进入 port)
BitMode Function
7:0W一个ccessportfor 使用rdefinedfiltercoefficient table
Whenen能filter coefficient accessing, 这 firstwrite byte 是 stored in至 the lsb(位[7:0]) 的 coefficient #1和 这
第二 byte 是 intoMSB(bit[8:11]).Therefore, thevalidwrite sequencefor 这个 表格 是 c0-LSB, c0-msb, c1-lsB,
c1-msb,c2-LSB,c2-MSB…c63-lsB&放大;c63-msb,totally64*2cycles.自从这128taps是symmetric,weneedtofill
the 64-coefficient sequence in至 tableonly.
地址: 1eFS_DEL一个y_finE_tuning (frame 同步 delayFineTuning)Default:00h
BitMode Function
7:0r/wFrame sync mode delayFineTune,“00”至disable
在 frame sync mode #1, th是 register[7:0]representsoutput vs delayfine-tuning. for example, 它delays 这 number 的
(th是 register[7:0]*16 + 16) input clocks.
地址: 1fSTATUS1(status1 reg是ter)
BitMode Function
7R
线条Buffer overflowSt一个tus
1: 线条Bufferoverflow有occurred自从 这 last 状态read
6R
线条Buffer 下面flow st一个tus
1: 线条Buffer underflowh作 occurred since 这 last 状态read
5R
oena 停止 event st一个tus
1: ifthe oena stop eventoccurred自从 这 last 状态 read
4R
oena 开始 甚至tSt一个tus
1: ifthe oena 开始 event occurred since 这 last 状态 read
3R
ovs st一个rtEvent st一个tus
1: ifthe ovs 开始 event occurred since 这 last 状态read
2R
iena 停止 event st一个tus
1: ifthe iena stop event occurred since 这 last 状态 读
1R
iena 开始 事件 status
1: ifthe iena 开始 event occurred since 这 last 状态read
0R
ivs st一个rtEvent st一个tus
1: ifthe ivs 开始 event occurred 自从 the last statusread
Write toclear状态.