2003 Oct 02 15
飞利浦 半导体 产品 规格
I
2
c-总线 控制 单独的 和 multistandard
排成直线-自由 如果-pll demodulators
tda9885; tda9886
9.1.1 S
LAVE 地址
这 第一 单元 地址 mad1 是 这 标准 地址 (看 表格 1).
表格 4
从动装置 地址; 注释 1 和 2
注释
1. 为 mad 触发 通过 外部 电阻: 看 表格 1 和 图.23.
2. 为 产品 没有 i
2
c-总线: 看 Tables 17 和 18.
9.1.2 D
ATA 字节
表格 5
数据 读 寄存器 (状态 寄存器)
表格 6
描述 的 状态 寄存器 位
便条
1. 如果 非 如果 输入 是 应用, 然后 位 AFCWIN = 1 预定的 至 这 事实 那 这 vco 是 强迫 至 这 afc window border 为
快 锁-在 behaviour.
从动装置 地址 位
名字 值 (十六进制) A6 A5 A4 A3 A2 A1 A0
MAD1 43 1 0 0 0 0 1 1
MAD2 42 1 0 0 0 0 1 0
MAD3 4B 1 0 0 1 0 1 1
MAD4 4A 1 0 0 1 0 1 0
MSB LSB
D7 D6 D5 D4 D3 D2 D1 D0
AFCWIN VIFLEV CARRDET AFC4 AFC3 AFC2 AFC1 PONR
位 值 描述
AFCWIN
afc window
1 vco 在
±
1.6 mhz afc window; 便条 1
0 vco 输出 的
±
1.6 mhz afc window
VIFLEV
vif 输入 水平的
1 高 水平的; vif 输入 电压
≥
200
µ
v (典型地)
0 低 水平的
CARRDET
FM 运输车 发现
1 发现
0 非 发现
afc[4:1]
自动 频率 控制
看 表格 7
PONR
电源-在 重置
1 之后 电源-在 重置 或者 之后 供应 损坏
0 之后 一个 successful 读 的 这 状态 寄存器