函数的 描述
(持续)
3. 在 各自 rising 边缘 的 这 时钟 这 状态 的 这 数据 在
(di) 线条 是 clocked 在 这 MUX 地址 变换 寄存器. 这
开始 位 是 这 第一 逻辑 “1” 那 呈现 在 这个 线条 (所有 含铅的-
ing zeros 是 ignored). 下列的 这 开始 位 这 转换器
expects 这 next 2 至 4 位 至 是 这 MUX 分派 文字.
4. 当 这 开始 位 有 被 shifted 在 这 开始 location
的 这 MUX 寄存器, 这 输入 频道 有 被 assigned
和 一个 转换 是 关于 至 begin. 一个 间隔 的
1
⁄
2
时钟 pe-
riod (在哪里 nothing 发生) 是 automatically inserted 至 al-
低 这 选择 MUX 频道 至 settle. 这 SAR 状态 线条
变得 高 在 这个 时间 至 信号 那 一个 转换 是 now 在
progress 和 这 DI 线条 是 无能 (它 非 变长 accepts
数据).
5. 这 数据 输出 (做) 线条 now comes 输出 的 触发-状态 和
提供 一个 leading 零 为 这个 一个 时钟 时期 的 MUX 设置-
tling 时间.
6. 当 这 转换 begins, 这 输出 的 这 SAR com-
parator, 这个 indicates whether 这 相似物 输入 是 更好
比 (高) 或者 较少 比 (低) 各自 successive 电压 从
这 内部的 电阻 ladder, 呈现 在 这 做 线条 在 各自
下落 边缘 的 这 时钟. 这个 数据 是 这 结果 的 这 变换器-
sion 正在 shifted 输出 (和 这 MSB coming 第一) 和 能 是
读 用 这 处理器 立即.
7. 之后 8 时钟 时期 这 转换 是 完成. 这
SAR 状态 线条 returns 低 至 表明 这个
1
⁄
2
时钟 循环
后来的.
8. 如果 这 programmer prefers, 这 数据 能 是 提供 在 一个
LSB 第一 format [this 制造 使用 的 这 变换 使能 (se) con-
trol line]. 所有 8 位 的 这 结果 是 贮存 在 一个 输出 变换
寄存器. 在 设备 这个 做 不 包含 这 SE 控制 线条,
这 数据, LSB 第一, 是 automatically shifted 输出 这 做 线条,
之后 这 MSB 第一 数据 stream. 这 做 线条 然后 变得 低
和 stays 低 直到 CS 是 returned 高. 在 这 ADC0838 这
SE 线条 是 brought 输出 和 如果 使保持 高, 这 值 的 这 LSB
仍然是 有效的 在 这 做 线条. 当 SE 是 强迫 低, 这
数据 是 然后 clocked 输出 LSB 第一. 这 ADC0831 是 一个 excep-
tion 在 那 它的 数据 是 仅有的 输出 在 MSB 第一 format.
9. 所有 内部的 寄存器 是 cleared 当 这 CS 线条 是 高.
如果 另一 转换 是 desired, CS 必须 制造 一个 高 至 低
转变 followed 用 地址 信息.
这 DI 和 做 线条 能 是 系 一起 和 控制
通过 一个 双向的 处理器 i/o 位 和 一个 线. 这个 是
可能 因为 这 DI 输入 是 仅有的 “looked-at” 在 这
MUX 寻址 间隔 当 这 做 线条 是 安静的 在 一个 高
阻抗 状态.
8 单独的-结束
ds005583-53
8 pseudo-差别的
ds005583-54
4 差别的
ds005583-55
Mixed 模式
ds005583-56
图示 1. 相似物 输入 多路调制器 选项 为 这 ADC0838
www.国家的.com15