首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:123397
 
资料名称:ADF7012BRU
 
文件大小: 772.47K
   
说明
 
介绍:
Multichannel ISM Band FSK/GFSK/OOK/GOOK/ASK Transmitter
 
 


: 点此下载
  浏览型号ADF7012BRU的Datasheet PDF文件第10页
10
浏览型号ADF7012BRU的Datasheet PDF文件第11页
11
浏览型号ADF7012BRU的Datasheet PDF文件第12页
12
浏览型号ADF7012BRU的Datasheet PDF文件第13页
13

14
浏览型号ADF7012BRU的Datasheet PDF文件第15页
15
浏览型号ADF7012BRU的Datasheet PDF文件第16页
16
浏览型号ADF7012BRU的Datasheet PDF文件第17页
17
浏览型号ADF7012BRU的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADF7012
rev. 0 | 页 14 的 28
04617-0-026
VCO
÷
N
第三-顺序
Σ
-
MODULATOR
pfd/
承担
打气
4R
integer-nfractional-n
pa 平台
–F
DEV
+F
DEV
TxDATA
fsk 背离
频率
图示 30.
这 背离 从 这 中心 频率 是 设置 使用 位 d1 至
d9 在 这 调制 寄存器. 这 频率 背离 将 是
设置 在 步伐 的
14
2
)(
PFD
步伐
F
HzF
=
(5)
这 背离 频率 是 因此
14
2
)(
NumberModulationF
HzF
PFD
背离
×
=
(6)
在哪里
ModulationNumber
是 设置 用 位 d1 至 d9.
这 最大 数据 比率 是 一个 函数 的 这 pll 锁 时间 (和
这 必要条件 在 fsk spectrum). 因为 这 pll 锁 时间
是 减少 用 增加 这 循环-过滤 带宽, 最高的 数据
比率 能 是 达到 为 这 wider 循环 过滤 带宽. 这
绝对 最大 限制 在 循环 过滤 带宽 至 确保
稳固 为 一个 fractional-n pll 是 f
PFD
/7. 为 一个 20 mhz pfd
频率, 这 循环 带宽 可以 是 作 高 作 2.85 mhz.
fsk 调制 是 选择 用 设置 位 s1 和 s2 在 这
调制 寄存器 低.
gfsk 调制
gaussian 频率 变换 keying, 或者 gfsk, 代表 一个 filtered
表格 的 频率 变换 keying. 这 数据 至 是 modulated 至 rf
是 prefiltered digitally 使用 一个 finite impulse 回馈 过滤
(fir). 这 filtered 数据 是 然后 使用 至 modulate 这 sigma-
delta fractional-n 至 发生 spectrally-效率高的 fsk.
fsk 组成 的 一个 序列 的 sharp transitions 在 频率 作 这
数据 是 切换 从 一个 水平的 至 一个 其它. 这 sharp 切换
发生 高等级的 频率 组件 在 这 输出, 结果
在 一个 wider 输出 spectrum.
和 gfsk, 这 sharp transitions 是 replaced 和 向上 至 128
小 步伐. 这 结果 是 一个 gradual 改变 在 频率. 作 一个
结果, 这 高等级的 频率 组件 是 减少 和 这
spectrum occupied 是 减少 significantly. gfsk 做 需要
一些 额外的 设计 工作 作 这 数据 是 仅有的 抽样 once
每 位, 和 所以 这 选择 的 结晶 是 重要的 至 确保 这
准确无误的 抽样 时钟 是 发生.
为 gfsk 和 gook, 这 新当选的 位 stream 至 是 trans-
mitted needs 至 是 同步 和 一个 在-碎片 抽样
时钟 这个 提供 一个 样本 每 位 至 这 gaussian fir
过滤. 至 facilitate 这个, 这 抽样 时钟 是 routed 至 这
txclk 管脚 在哪里 数据 是 fetched 从 这 host 微控制器
或者 微处理器 在 这 下落 边缘 的 txclk, 和 这 数据 是
抽样 在 这 中点 的 各自 位 在 txclk’s rising 边缘.
inserting 外部 rc lpfs 在 txdata 和 txclk 线条
creates smoother 边缘 transitions 和 改进 spurious
效能. 作 一个 例子, 合适的 组件 将 是 一个
1 kv 电阻 和 10 nf 电容 为 一个 数据 比率 的 5 kbps.
FETCH
样本
FETCH
样本
FETCH
样本
FETCH
ADF7012
µ
C
i/o
INT
TxDATA
TxCLK
04617-0-040
ure 31.txclk/tx数据 synchronizion.
这 号码 的 步伐 在 标识 ‘0’ 和 标识 ‘1’ 是
决定 用 这 设置 为 这 index 计数器.
这 gfsk 背离 是 设置 向上 作
12
m
2
2
)hz(
×
=
PFD
背离
F
GFSK
(7)
在哪里 m 是 这 mod 控制 (位 mc1 至 mc3 在 这
调制 寄存器).
这 gfsk 抽样 时钟 样本 数据 在 这 数据 比率:
erIndexCounttorDividerFac
F
bpsDataRate
PFD
×
=
)(
(8)
在哪里
DividerFactor
能 是 位 d1 至 d7, 和
IndexCounter
能 是 位 ic1 和 ic2 在 这 调制 寄存器.
电源 放大器
这 输出 平台 是 为基础 在 一个 类 e 放大器 设计, 和 一个
打开 流 输出 切换 用 这 vco 信号. 这 输出
控制 组成 的 六 电流 mirrors 运行 作 一个
可编程序的 电流 源.
至 达到 最大 电压 摆动, 这 rf
输出
管脚 needs 至 是
片面的 在 dv
DD
. 一个 单独的 拉-向上 inductor 至 dv
DD
确保 一个
电流 供应 至 这 输出 平台, pa 片面的 至 dv
DD
伏特, 和
和 这 准确无误的 选择 的 值 transforms 这 阻抗.
这 输出 电源 能 是 调整 用 changing 这 值 的
位 p1 至 p6. 典型地, 这个 是 p1 至 p6 输出 −20dbm 在 0x0,
和 13 dbm 在 0x7e 在 868mhz, 和 这 最佳的 相一致
网络.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com