首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:124144
 
资料名称:ADP3188JRUZ-REEL
 
文件大小: 956.06K
   
说明
 
介绍:
6-Bit Programmable 2-/3-/4-Phase Synchronous Buck Controller
 
 


: 点此下载
  浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第1页
1
浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第2页
2
浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第3页
3

4
浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第5页
5
浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第6页
6
浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第7页
7
浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第8页
8
浏览型号ADP3188JRUZ-REEL的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADP3188
rev. 一个 | 页 4 的 28
参数 标识 情况 最小值 典型值 最大值 单位
电流-限制 比较器
输出 电压
正常的 模式 V
ilimit(nm)
en > 0.8 v, r
ILIMIT
= 250 k
2.9 3 3.1 v
关闭 模式 V
ilimit(sd)
en < 0.4 v, i
ILIMIT
=
100
µ
一个
400 mv
输出 电流, 正常的 模式 I
ilimit(nm)
en > 0.8 v, r
ILIMIT
= 250 k
12
µ
一个
最大 输出 电流
2
60
µ
一个
电流-限制 门槛 电压 V
CL
V
CSREF
– v
CSCOMP
, r
ILIMIT
= 250 k
105 125 145 mv
电流-限制 设置 比率 V
CL
/i
ILIMIT
10.4
mv/
µ
一个
延迟 正常的 模式 电压 V
延迟(nm)
R
延迟
= 250 k
2.9 3 3.1 v
延迟 overcurrent 门槛 V
延迟(oc)
R
延迟
= 250 k
1.7 1.8 1.9 v
获得-止 延迟 时间 t
延迟
R
延迟
= 250 k
, c
延迟
= 12 nf
1.5 ms
软 开始
输出 电流, 软-开始 模式 I
延迟(ss)
在 startup, 延迟 < 2.4 v 15 20 25
µ
一个
软-开始 延迟 时间 t
延迟(ss)
R
延迟
= 250 k
, c
延迟
= 12 nf,
vid 代号= 011111
1 ms
使能 输入
输入 低 电压 V
il(en)
0.4 v
输入 高 电压 V
ih(en)
0.8 v
输入 电流, 输入 电压 低 I
il(en)
en = 0 v −1 +1
µ
一个
输入 电流, 输入 电压 高 I
ih(en)
en = 1.25 v 10 25
µ
一个
电源 好的 比较器
欠压 门槛 V
pwrgd(uv)
相关的 至 名义上的 dac输出 −180 −250 −300 mv
超(电)压 门槛 V
pwrgd(ov)
相关的 至 名义上的 dac 输出 90 150 200 mV
输出 低 电压 V
ol(pwrgd)
I
pwrgd(下沉)
= 4 毫安 225 400 mV
电源 好的 延迟 时间
在 软 开始
2
R
延迟
= 250 k
, c
延迟
= 12 nf,
vid 代号 = 011111
1 ms
vid 代号 changing 100 250
µ
s
vid 代号 静态的 200 ns
crowbar trip 要点 V
CROWBAR
相关的 至 名义上的 dac 输出 90 150 200 mV
crowbar 重置 要点 Relative 至 fbrtn 450 550 650 mv
crowbar 延迟 时间 t
CROWBAR
超(电)压 至 pwm going 低
vid 代号 changing 100 250
µ
s
vid 代号 静态的 400 ns
pwm 输出
输出 低 电压 V
ol(pwm)
I
pwm(下沉)
= −400
µ
一个
160 500 mv
输出 高 电压 V
oh(pwm)
I
pwm(源)
= 400
µ
一个
4.0 5 V
供应
直流 供应 电流 5 10 毫安
uvlo 门槛 电压 V
UVLO
vcc rising 6.5 6.9 7.3 v
uvlo hysteresis 0.7 0.9 1.1 v
1
所有 限制 在 温度 extremes are 有保证的 通过 correlation使用 标准 statistical 质量 控制 (sqc).
2
有保证的 用 设计 或者 bench 描绘, 不 测试 在 生产.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com