ADP3168
rev. b | 页 11 的 24
03258-b-008
图示 8. 开始-向上 波形, 电路 的 图示 12. 频道 1—pwrgd,
频道 2—v
输出
, 频道 3—high-一侧 场效应晶体管 v
GS
,
频道 4—low-一侧 场效应晶体管 v
GS
电流-限制, 短的-电路, 和
获得-止 保护
这 adp3168 比较 一个 可编程序的 电流-限制 设置
要点 至 这 电压 从 这 输出 的 这 电流-sense
放大器. 这 水平的 的 电流 限制 是 设置 和 这 电阻 从
这 ilimit 管脚 至 地面. 在 正常的 运作, 这
电压 在 ilimit 是 3 v. 这 电流 通过 这 外部
电阻 是 内部 scaled 至 给 一个 电流-限制 门槛 的
10.4 mv/µa. 如果 这 区别 在 电压 在 csref 和
cscomp rises 在之上 这 电流-限制 门槛, 这 内部的
电流-限制 放大器 控制 这 内部的 竞赛 电压 至
维持 这 平均 输出 电流 在 这 限制.
之后 这 限制 是 reached, 这 3 v 拉-向上 在 这 延迟 管脚 是
disconnected, 和 这 外部 延迟 电容 是 释放
通过 这 外部 电阻. 一个 比较器 monitors 这
延迟 电压 和 shuts 止 这 控制 当 这 电压
drops 在下 1.8 v. 这 电流-限制 获得-止 延迟 时间 是
因此 设置 用 这 rc 时间 常量 discharging 从 3 v 至
1.8 v. 这 应用 信息 部分 discusses 这
选择 的 c
DLY
和 r
DLY
.
因为 这 控制 持续 至 循环 这 阶段 在 这
获得-止 延迟 时间, 如果 这 短的 是 移除 在之前 这 1.8 v
门槛 是 reached, 这 控制 returns 至 正常的 运作.
这 恢复 典型的 取决于 在 这 状态 的 pwrgd. 如果
这 输出 电压 是 在里面 这 pwrgd window, 这 控制
重新开始 正常的 运作. 不管怎样, 如果 一个 短的 电路 有
造成 这 输出 电压 至 漏出 在下 这 pwrgd 门槛,
一个 软-开始 循环 是 initiated.
这 获得-止 函数 能 是 重置 也 用 removing 和
reapplying vcc 至 这 adp3168, 或者 用 拉 这 en 管脚 低
为 一个 短的 时间. 至 使不能运转 这 短的-电路 获得-止 函数,
这 外部 电阻 至 地面 应当 是 left 打开, 和 一个 高
值 (>1 mΩ) 电阻 应当 是 连接 从 延迟 至
vcc. 这个 阻止 这 延迟 电容 从 discharging, 所以
这 1.8 v 门槛 是 从不 reached. 这 电阻 有 一个 impact
在 这 软-开始 时间 因为 这 电流 通过 它 adds 至 这
内部的 20 µa 电流 源.
03258-b-009
图示 9. overcurrent 获得-止 波形, 电路 的 图示 11. 频道 1—
pwrgd, 频道 2—v
输出
, 频道 3—cscomp 管脚 的 adp3168,
频道 4—high-一侧 场效应晶体管 v
GS
在 startup, 当 这 输出 电压 是 在下 200 mv, 一个
secondary 电流 限制 是 起作用的. 这个 是 需要 因为 这
电压 摆动 的 cscomp 不能 go 在下 地面. 这个
secondary 电流 限制 控制 这 内部的 竞赛 电压
至 这 pwm comparators 至 2 v. 这个 限制 这 电压 漏出
横过 这 低-一侧 mosfets 通过 这 电流-balance
电路系统.
那里 是 也 一个 固有的 每-阶段 电流 限制 那 保护
单独的 阶段 在 这 情况 在哪里 一个 或者 更多 阶段 停止
起作用 因为 的 一个 faulty 组件. 这个 限制 是 为基础
在 这 最大 正常的 模式 竞赛 电压.